ZHCSZ39 September 2025 DRV81646
ADVANCE INFORMATION
| 引脚 | 类型(1) | 说明 | ||
|---|---|---|---|---|
| 名称 | PWP (20) | DGQ (24) | ||
| 电源和接地 | ||||
| VM | 13 | 16 | PWR |
电源。 使用 0.1µF 陶瓷电容器和额定电压为 VM 的充足大容量电容器将此引脚旁路连接至 GND 引脚。 |
| VCLAMP | 3、18 | 4、21 | PWR | 连接到 VM 电源,或将齐纳二极管连接到 VM 电源 |
| GND | 8 | 10 | GND | 器件接地。连接到系统地。 |
| SRC1 | 19 | 23 | GND | 通道 1 低侧 FET 的源极端子。连接到系统接地端或可选的检测电阻连接到系统接地端,以实现外部电流检测 |
| SRC2 | 20 | 24 | GND | 通道 2 低侧 FET 的源极端子。连接到系统接地端或可选的检测电阻连接到系统接地端,以实现外部电流检测 |
| SRC3 | 1 | 1 | GND | 通道 3 低侧 FET 的源极端子。连接到系统接地端或可选的检测电阻连接到系统接地端,以实现外部电流检测 |
| SRC4 | 2 | 2 | GND | 通道 4 低侧 FET 的源极端子。连接到系统接地端或可选的检测电阻连接到系统接地端,以实现外部电流检测 |
| 散热焊盘 | — | — | — |
散热焊盘。连接到系统地。 |
| NC | — | 3、5、15、22 | — | |
| 控制 | ||||
| ILIM | 12 | 14 | I |
电流限制输入。 在 ILIM 和 GND 之间连接一个电阻器来设置电流限制阈值。有关详细信息,请参阅 节 6.3.7.1。 请勿使该引脚保持未连接状态。直接连接到 GND 以实现最大电流限制设置。 |
| RSLEW/CNTL | 9 | 11 | I |
转换率和控制接口选择输入。 将一个电阻器连接到 GND 以获得所需的转换率和控制接口设置组合。有关详细信息,请参阅 节 6.3.1 部分。 |
| COD/INRUSH | 11 | 13 | I | 用于截止延迟或浪涌模式的器件配置引脚。将适当的电阻器连接到 GND 以设置相应的截止延迟。连接至 GND 以禁用该功能。 在浪涌模式下,保持未连接 (Hi-Z) |
| IN1/SDI | 4 | 6 | I |
在硬件模式下,该引脚控制通道 1 的输出。有关详细信息,请参阅“硬件接口”部分。 使用 SPI 模式时,此引脚用作串行数据输入。 引脚有内部下拉电阻器。 |
| IN2/SCLK | 5 | 7 | I |
在硬件模式下,该引脚控制通道 2 的输出。有关详细信息,请参阅“硬件接口”部分。 使用 SPI 模式时,此引脚用作串行时钟输入。串行数据在此引脚的上升沿移出,并在该引脚的下降沿被捕捉。 引脚有内部下拉电阻器。 |
| IN3/NSCS | 6 | 8 | I |
在硬件模式下,该引脚控制通道 3 的输出。有关详细信息,请参阅“硬件接口”部分。 使用 SPI 模式时,此引脚用作串行芯片选择。此引脚上的低电平有效支持串行接口通信。 引脚有内部下拉电阻器。 |
| IN4/SDO | 7 | 9 | I/O |
在硬件模式下,该引脚控制通道 4 的输出。有关详细信息,请参阅“硬件接口”部分。在硬件模式中,该引脚具有一个内部下拉电阻器。 使用 SPI 模式时,此引脚用作串行数据输出。在 SCLK 引脚的上升沿移出数据。在 SPI 模式中,此引脚是一个开漏输出,需要使用一个外部上拉电阻器。 |
| nFAULT | 10 | 12 | O | 开漏输出。将上拉电阻器连接至外部逻辑电源。在故障条件下时为逻辑低电平。 |
| 输出 | ||||
| OUT1 | 17 | 20 | O | 连接至负载 1 |
| OUT2 | 16 | 19 | O | 连接至负载 2 |
| OUT3 | 15 | 18 | O | 连接至负载 3 |
| OUT4 | 14 | 17 | O | 连接至负载 4 |