ZHCSZ39 September   2025 DRV81646

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7.     13
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 控制接口和转换率 (RSLEW/CNTL)
      2. 6.3.2 使用 FET 源极端子进行电流检测
      3. 6.3.3 硬件接口运行
      4. 6.3.4 SPI 模式
        1. 6.3.4.1 奇偶校验位计算
        2. 6.3.4.2 SPI 输入数据包
        3. 6.3.4.3 SPI 响应数据包
        4. 6.3.4.4 SPI 错误报告
        5. 6.3.4.5 SPI 菊花链
      5. 6.3.5 集成钳位二极管 VCLAMP
      6. 6.3.6 并行输出
      7. 6.3.7 保护电路
        1. 6.3.7.1 ILIM 模拟电流限制
        2. 6.3.7.2 截止延迟 (COD)
        3. 6.3.7.3 浪涌模式
        4. 6.3.7.4 热关断 (TSD)
        5. 6.3.7.5 欠压锁定 (UVLO)
        6. 6.3.7.6 故障条件汇总
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 建议的外部元件
      2. 7.2.2 详细设计过程
        1. 7.2.2.1 功率耗散
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
      1. 7.3.1 大容量电容
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

建议的外部元件

表 7-1 列出了 DRV81646 的推荐外部组件。

表 7-1 建议的外部元件
符号说明用途
CVMVM 上的电容器1uF电源电压滤波
CBULK VM 上的大容量电容器 47uF – 100uF 电源电压浪涌和纹波平滑处理
RCOD_INRUSHCOD_INRUSH 引脚上的下拉电阻器根据所需的截止延迟和浪涌模式设置下拉电阻
RSLEW_CNTL RSLEW/CNTL 引脚上的下拉电阻 根据转换率设置和所需控制接口设置下拉电阻
RILIMILIM 引脚上的下拉电阻器根据所需的电流限值设置下拉电阻
RSDO 如果处于 SPI 模式,则上拉电阻器至开漏 IN4/SDO 引脚上的逻辑电压 10kΩ 当该引脚未被拉低时,使 SDO 电压上升到逻辑高电平
RnFAULT 上拉电阻连接到开漏 nFAULT 引脚上的逻辑电压 10kΩ 当该引脚未被拉低时,将 nFAULT 电压偏置为高电平
表 7-2 可选外部元件
符号 说明 用途
COUT 每个 OUTx 到 GND 上的电容器 10nF 系统级 ESD 直接过滤
TVSSURGE VCLAMP 引脚上的浪涌二极管 TVS3300 提供系统级电压浪涌保护和电感退磁保护
RSNS SRC 引脚上连接到 GND 的电流检测电阻器 < 200mΩ SRC 引脚上的可选电阻器,用于检测负载电流
U 隔离 用于 INx 或 SPI 信号的四通道数字隔离器

INx 控制:ISO6440

SPI:ISO6441

在电路的其余部分和 DRV81646 之间提供电气隔离