ZHCAFN3 August 2022 AM67 , AM67A , AM68 , AM68A , AM69 , AM69A , DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4AEN-Q1 , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VEN-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VM , TDA4VM-Q1 , TDA4VP-Q1 , TDA4VPE-Q1
整个芯片可实现达 ASIL-D/SIL-3 等级的系统故障完整性。每个相应域的随机故障指标完整性均假设使用了充分的硬件诊断与建议的软件/系统诊断,并实施了使用假设 (AoU)。
MCU 岛:Jacinto 7 系列产品在 SoC 内部集成了安全 MCU,用于监测安全关键功能和信号。该部分称为 MCU 岛,如上方绿色方框图所示。MCU 岛可提供安全分区,其具有丰富的硬件诊断功能,可实现达 ASIL-D/SIL-3 等级的随机故障完整性。MCU 岛由一对可以在锁步模式下运行的 R5F 内核,用于域内通信的安全互连以及各类外设组成。
扩展 MCU 岛:Jacinto 7 系列的某些器件(请参阅表 1:安全可扩展性表)配有扩展 MCU 岛。该分区为上面方框图中的绿色部分,借助额外的 R5F 内核提高 ASIL-D/SIL-3 DMIPS 性能,并增加外设实例以实现达 ASIL-D/SIL-3 等级的随机故障完整性。扩展 MCU 还可为 DDR 提供达 ASIL-D/SIL-3 等级的访问能力,这在需要安全数据访问并且安全岛或扩展安全岛内的片上存储器不足时具备显著优势。
SOC 的其余部分(主域如 图 1 的灰色区域所示)满足最高 ASIL-B/SIL-2 等级的随机故障完整性要求。