ZHCAFN3 August   2022 AM67 , AM67A , AM68 , AM68A , AM69 , AM69A , DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4AEN-Q1 , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VEN-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VM , TDA4VM-Q1 , TDA4VP-Q1 , TDA4VPE-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1Jacinto™ 7 安全架构概念
    1. 1.1 安全架构概述:MCU 岛和扩展 MCU 岛
    2. 1.2 实现混合关键性 - 无干扰 (FFI)
  5. 2安全机制概述
  6. 3系统中的安全实现
    1. 3.1 硬件配套资料
    2. 3.2 软件支持
  7. 4修订历史记录

Jacinto™ 7 安全架构概念

有关 Jacinto 器件的完整架构概述,请参阅相应 SoC 的器件技术参考手册。Jacinto 7 SoC 采用异构架构,以混合关键性为设计目标,在性能、外设和功能安全要求方面具有可扩展性。Jacinto 系列中各个器件的安全元件分区和安全目标均略有不同,表 1 对此进行了总结。

表 1 安全完整性表
主域 MCU 域 扩展 MCU 岛 总 DMIPS (ASIL-D/SIL-3)
DRA829/TDA4VM ASIL-B/SIL-2 ASIL-D/SIL-3 不适用 高达 2K
DRA821 ASIL-B/SIL-2 ASIL-D/SIL-3 ASIL-D/SIL-3 高达 4K
 DRA821 器件 图 1 DRA821 器件