TIDA-010131

适用于雷达和无线 5G 测试仪的多通道射频收发器时钟参考设计

TIDA-010131

设计文件

概述

相控阵雷达、无线通信测试仪和电子战等高速终端设备的模拟前端需要同步的多收发器信号链。每个收发器信号链都包括高速模数转换器 (ADC)、数模转换器 (DAC) 和时钟子系统。时钟子系统提供低噪声采样时钟,具备精细的延迟调节功能,可实现最低的通道间偏差和最佳的系统性能,如信噪比 (SNR)、无杂散动态范围 (SFDR)、IMD3 和有效位数 (ENOB) 等。此参考设计通过 AFE7444 EVM 展示了多通道 JESD204B 时钟生成和系统性能。通过高达 2.6GHz 射频的 6GSPS/3GSPS DAC/ADC 时钟实现的优于 10ps 的通道间偏差以及 SNR 和 SFDR 等系统性能与 AFE7444 数据表规格相当。

特性
  • 适用于 8T8R 射频采样模拟前端的 JESD204B 兼容型时钟解决方案
  • 多个射频 AFE 收发器间的数字功能同步
  • 14 位射频采样 AFE 的低相位噪声时钟生成
  • 以大约为 500fs 的步长进行精细的相位延迟调节,从而在多个器件之间实现相位同步
  • 支持高速数据转换器和采集卡(AFE7444EVM、TSW14J56EVM、TSW14J57EVM)
??image.gallery.download_zh_CN?? 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和产品

设计文件

下载现成的系统文件,加快您的设计过程。

ZHCU638.PDF (7975 K)

参考设计概述和经过验证的性能测试数据

TIDRZ30.ZIP (2263 K)

设计布局和元件的详细原理图

TIDRZ31.ZIP (314 K)

设计元件、引用标识符和制造商/器件型号的完整列表

TIDRZ32.ZIP (882 K)

元件放置方式设计布局的详细原理图

TIDRZ34.ZIP (19873 K)

IC 元件的 3D 模型和 2D 图纸使用的文件

TIDCFB2.ZIP (2572 K)

包含设计 PCB 物理板层信息的设计文件

TIDRZ33.ZIP (8507 K)

用于生成 PCB 设计布局的 PCB 层图文件

产品

在设计中包括 TI 产品和可能的替代产品。

AC/DC 和 DC/DC 转换器(集成 FET)

TPS543182.95V 至 6V 输入、3A 同步降压 SWIFT™ 转换器

数据表: PDF | HTML
LVDS、M-LVDS 和 PECL IC

DS90LV028AQ-Q1汽车类 LVDS 双通道差动线路接收器

数据表: PDF | HTML
MOSFET

CSD15571Q2采用 2mm x 2mm SON 封装的单通道、19.2mΩ、20V、N 沟道 NexFET™ 功率 MOSFET

数据表: PDF
Oscillators

LMK61E2156.250MHz、±50ppm、超低抖动、集成式 EEPROM、完全可编程振荡器

数据表: PDF | HTML
与门

SN74LVC1G08单通道、2 输入、1.65V 至 5.5V、32mA 驱动强度与门

数据表: PDF
射频 PLL 与合成器

LMX2594具有相位同步功能且支持 JESD204B 的 15GHz 宽带 PLLatinum™ 射频合成器

数据表: PDF | HTML
射频收发器

AFE74444 通道发送、4 通道接收、10MHz 至 6GHz、支持高达 600MHz IBW 的射频采样收发器

数据表: PDF | HTML
数字温度传感器

LM95233采用 TruTherm 技术且具有 SMBus 接口的 ±2°C 双路远程和本地温度传感器

数据表: PDF
时钟抖动清除器

LMK04828具有集成式 2370 至 2630MHz VCO0 且符合 JESD204B 标准的超低噪声时钟抖动消除器

数据表: PDF | HTML
时钟缓冲器

LMK00304具有 4 个可配置输出的 3.1GHz 差动时钟缓冲器/电平转换器

数据表: PDF | HTML
模拟开关和多路复用器

SN74LVC2G535V、2:1 (SPDT)、单通道、通用模拟开关(采用 NanoFree™ 封装)

数据表: PDF | HTML
模拟开关和多路复用器

TMUX1574具有断电保护功能和 1.8V 输入逻辑的 5V、2:1 (SPDT)、4 通道模拟开关

数据表: PDF | HTML
电子保险丝和热插拔控制器

TPS259254.5V 至 5.5V、30mΩ、2A 至 5A 电子保险丝

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TLV702具有使能功能的 300mA、高 PSRR、低 IQ、低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS7A47具有使能功能的 1A、36V、低噪声、高 PSRR、低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS7A8300具有电源正常指示功能的 2A、低输入电压、低噪声、高精度超低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS7A90500mA、低噪声、高 PSRR、高精度、可调节超低压降稳压器

数据表: PDF | HTML

开始开发

软件

评估模块 (EVM) 用 GUI

TIDCFB3 TIDA-010131 HSDC TID GUI

技术文档

未找到结果。请清除搜索,并重试。
查看所有 1
类型 标题 下载最新的英文版本 日期
设计指南 适用于雷达和无线 5G 的多通道射频收发器时钟参考设计 英语版 2019年 3月 21日

相关设计资源

硬件开发

评估板
TSW14J57EVM 数据采集/图形发生器:具有 16 个 JESD204B 通道 (1.6-15Gbps) 的数据转换器 EVM

参考设计

参考设计
TIDA-010132 适用于雷达应用的多通道射频收发器参考设计 TIDA-01021 适用于 DSO、雷达和 5G 无线测试仪的多通道 JESD204B 15GHz 时钟参考设计 TIDA-01023 适用于雷达和 5G 无线测试仪的高通道数 JESD204B 时钟生成参考设计 TIDA-01024 适用于雷达和 5G 无线测试仪的高通道数 JESD204B 菊链时钟参考设计

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

查看所有论坛主题
查看英文版所有论坛主题

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频