ZHCUDA6E May 2017 – September 2025
在对断电时序的早期研究中,确定双电压 I/O 单元电源 (VDDSHVx) 的每个 3.3V 电源都需要钳位。这强制实施了 AM571x Sitara 处理器器件修订版本 2.0 数据手册 (SPRS957) 图 5-3 中所示的要求,也就是即使在斜升或斜降期间,3.3V 电源输入也不得超过 VDDS18V 电源电压 2.0V。AM571x IDK EVM 设计在 V3_3D 上包含这些钳位电路(为几乎所有 VDDSHVx 电源供电)和 VSDMMC(为结合 MMC1 上的 SDCARD 使用的 VDDSHV8 供电)。后来确定,保持器件可靠性的唯一方法是完全执行 AM571x Sitara 处理器器件修订版本 2.0 数据手册 (SPRS957) 图 5-1 和 5-2 中显示的电源序列要求。配套 PMIC TPS6590377 经过增强,可提供缩短的关断序列,从而在 PMIC 输入可保持电源的时间段(约 1ms)内强制执行 DM 要求。PMIC 还具有电源放电电阻器,可在电源关闭时快速下拉电源。配套 PMIC 中的这两项功能使得钳位电路变得多余。然而,使用 REGEN1 通过电源开关为 VDDSHVx 电源供电的设计仍需要钳位电路。可用的电源开关不能足够快地对电源放电。