ZHCUDA6E May   2017  – September 2025

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 器件信息
  6. 2AM571x 工业开发套件 (IDK) 评估模块 (EVM) 硬件
    1. 2.1  功能说明
      1. 2.1.1 处理器
      2. 2.1.2 时钟
      3. 2.1.3 复位信号
    2. 2.2  电源
      1. 2.2.1 供电方
      2. 2.2.2 TPS6590377 PMIC
      3. 2.2.3 AVS 控制
      4. 2.2.4 其他电源
    3. 2.3  配置/设置
      1. 2.3.1 启动配置
      2. 2.3.2 I2C 地址分配
      3. 2.3.3 SEEPROM 接头
      4. 2.3.4 JTAG 仿真
    4. 2.4  支持的存储器
      1. 2.4.1 DDR3L SDRAM
      2. 2.4.2 SPI NOR 闪存
      3. 2.4.3 板身份存储器
      4. 2.4.4 SD/MMC
      5. 2.4.5 eMMC NAND 闪存
    5. 2.5  以太网端口
      1. 2.5.1 PRU-ICSS 上的 100Mb 以太网端口
      2. 2.5.2 千兆位 (1000Mb) 以太网端口
    6. 2.6  USB 端口
      1. 2.6.1 处理器 USB 端口 1
      2. 2.6.2 处理器 USB 端口 2
      3. 2.6.3 FTDI USB 端口
    7. 2.7  PCIe
    8. 2.8  视频输入与输出
      1. 2.8.1 摄像头
      2. 2.8.2 HDMI
      3. 2.8.3 LCD
    9. 2.9  工业接口
      1. 2.9.1 Profibus
      2. 2.9.2 DCAN
      3. 2.9.3 RS-485
    10. 2.10 用户界面
      1. 2.10.1 三色 LED
      2. 2.10.2 工业输入
      3. 2.10.3 工业输出 / LED
    11. 2.11 引脚使用说明
      1. 2.11.1 功能接口映射
      2. 2.11.2 GPIO 引脚映射
    12. 2.12 电路板连接器
  7. 3其他信息
    1. 3.1 AM571x IDK EVM 中已知的缺陷
      1. 3.1.1  电源解决方案不足以完全满足 PCIe 插件卡要求
      2. 3.1.2  AM571x IDK EVM 的早期版本未安装在整个工业温度范围内的 SOC 器件上
      3. 3.1.3  AM571x IDK EVM 不支持 eMMC HS200 模式
      4. 3.1.4  PCIe PERSTn 线路在启动时未处于正常状态
      5. 3.1.5  EDIO 连接器 J4 和 J7 应支持 PRU1 和 PRU2 的实时调试
      6. 3.1.6  HDQ 实施不正确
      7. 3.1.7  在电源通电期间拔下后再重新插入电源插头可能会造成损坏
      8. 3.1.8  PMIC 的软件关断不起作用
      9. 3.1.9  CCS 系统复位失败
      10. 3.1.10 AM571x IDK EVM 设计含有两个可能不必要的钳位电路
      11. 3.1.11 连接到 osc0 的晶体需要具有 50ppm 或更高的长期精度
      12. 3.1.12 软件必须针对 0pf 负载电容对 CDCE913 进行编程
      13. 3.1.13 保护二极管 D2 的额定电压应为 5V
      14. 3.1.14 U9 和 U15 的 PHY 地址 LSB 可能会错误地锁存
      15. 3.1.15 3.3V 钳位电路需要更大裕度
      16. 3.1.16 当前 PMIC 不提供强制断电序列
      17. 3.1.17 电源压降有可能会导致电路板复位
      18. 3.1.18 AM5718 引脚 N21 必须连接到 1.8V,因为它是 VDDS18V_DDR1 而不是 N/C
      19. 3.1.19 VOUT1 在 3.3V 下使用,这违反了勘误表 i920
      20. 3.1.20 PMIC OSC16MCAP 引脚错误接地
    2. 3.2 商标
    3.     76
  8. 4修订历史记录

PCIe

AM571x 处理器包含两个外设组件快速互连 (PCIe) 通道。这些可实施为单、双通道端口或两个单通道端口。PCIe 外设可配置为根复合体(主器件)或端点(从器件)。AM571x IDK EVM 实施了一个作为根复合体的单双通道端口。AM571x IDK EVM 在可接受标准 PCIe 端点卡的 ×4 PCIe 母连接器中端接该双通道端口。

一个 2 引脚接头 J49 可用于独立于主 3V3 电源提供 3V3_AUX 电源。对于某些卡和 PCIe 驱动程序配置,需要执行此操作。由于大多数情况下都需要 3V3_AUX,因此在收到电路板时,原理图中显示为 M1 的分流器应在收到电路板时安装。对于正在安装的卡,要确定此分流器是否仍然应安装,请参阅特定于设备的文档。

连接器的 PERSTn 复位与 AM5718 处理器的 PORz 复位同时被驱动为低电平。连接器的 PERSTn 复位也可以由来自处理器的 GPIO 信号驱动为低电平。来自处理器的 GPIO 信号也能阻止此复位。

为 PCIe 外设和 PCIe 连接器单独提供一个 100MHz 时钟。这些时钟是来自同一个低抖动源的缓冲输出。

AM571x IDK EVM 与标准 PCIe 插件卡兼容,但不完全符合 PCIe CEM 标准。该器件不支持热插拔,也不能为所有插件卡在 3.3V 和 12V 引脚上提供足够的电流。当前,每个电源上的电流限制为大约 0.5A。