ZHCUB26 april   2023

 

  1.   1
  2.   AMC131M03 评估模块
  3.   商标
  4. 1引言
    1. 1.1 AMC131M03EVM 套件
    2. 1.2 AMC131M03EVM 电路板
  5. 2EVM 模拟接口
    1. 2.1 ADC 模拟输入信号路径
    2. 2.2 ADC 外部时钟 (CLKIN) 选项
  6. 3数字接口
    1. 3.1 SPI 通信
    2. 3.2 连接到 PHI
    3. 3.3 数字接头
  7. 4电源
  8. 5AMC131M03EVM 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面 (GUI) 软件安装
  9. 6AMC131M03EVM 操作
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 寄存器映射配置工具
    3. 6.3 时域显示工具
    4. 6.4 频谱分析工具
    5. 6.5 直方图工具
  10. 7AMC131M03EVM 物料清单、PCB 布局和原理图
    1. 7.1 PCB 布局
    2. 7.2 原理图
    3. 7.3 物料清单

ADC 外部时钟 (CLKIN) 选项

AMC131M03 在 CLKIN 引脚上需要一个连续、自由运行的外部控制器时钟才能正常运行。板载互补金属氧化物半导体 (CMOS) 晶体振荡器 (Y1) 提供用于器件高分辨率 (HR) 模式的标称 8.192MHz 时钟频率。D 型触发器 (U3) 对 Y1 时钟输出进行分频,产生 4.096MHz 的时钟频率,可支持低功耗 (LP) 模式。

在 JP4 接头上的适当位置安装一根跳线,以便提供四个可选时钟频率选项。移除跳线后,JP4 上的任何奇数引脚均可获得一个外部时钟频率。此外,TI 建议在提供外部时钟时安装 JP6,从而将 Y1 断电。使用外部时钟时,外部时钟源和 EVM 接地端之间必须共享接地。外部时钟必须遵守 AMC131M03 数据表中列出的频率和振幅限制。表 2-1 列出了用于时钟输入选择的 JP4 跳线设置。

GUID-20230404-SS0I-STLV-CSKB-LJ2TN2RDL2DV-low.svg图 2-2 时钟树(原理图)
表 2-1 AMC131M03EVM CLKIN 选项
JP4 设置CLKIN 源CLKIN 频率
1-2Y18.192MHz
3-4U34.096 MHz
5-6PHI在图形用户界面 (GUI) 中配置
开路JP4[5] 的外部时钟请参阅数据表,了解 CLKIN 范围
注: GUI 的当前版本不支持由 PHI 生成的 CLKIN 信号。