ZHCUAW8A april   2023  – may 2023 AM68 , AM68A , TDA4AL-Q1 , TDA4VE-Q1 , TDA4VL-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1功耗的组成
  5. 2如何使用此工具
  6. 3用例
    1. 3.1 核心处理器利用率
    2. 3.2 选择关键 IP 频率
    3. 3.3 存储器接口
    4. 3.4 PHY
    5. 3.5 高速串行接口
    6. 3.6 环境
    7. 3.7 LVCMOS IO
    8. 3.8 按钮
    9. 3.9 起始用例
  7. 4结果表
    1. 4.1 热功耗估算
    2. 4.2 峰值/PDN 功耗估算
  8. 5三个特定的预载用例结果
    1. 5.1 仅限 ARM
    2. 5.2 超集
    3. 5.3 代客泊车
  9. 6预填充用例的功耗汇总
  10. 7修订历史记录

选择关键 IP 频率

这个部分允许用户为内核利用率部分 (+DDR) 中的关键块选择频率。

注: VPAC/DMPAC - 有关 PLL25 的重要说明。由于 PLL 的内部频率限制为 -3GHz,因此两个 IP 的 VPAC 和 DMPAC 无法同时以最高频率(分别为 720MHz 和 520MHz)运行。

GUID-20230330-SS0I-2BSJ-GWNM-XF1KXF7D8RBX-low.png