ZHCU946 March   2022 DRA829V , LP8764-Q1 , TDA4VM , TPS6594-Q1

 

  1.   PDN-1A 用户指南之使用 TPS6594-Q1 和 LP8764-Q1 PMIC 为 J721E 供电
  2.   商标
  3. 1引言
  4. 2器件版本
  5. 3处理器连接
    1. 3.1 电源映射
    2. 3.2 控制映射
  6. 4支持功能安全系统
    1. 4.1 达到 ASIL-B 系统要求
    2. 4.2 达到 ASIL-D 系统要求
  7. 5静态 NVM 设置
    1. 5.1  基于应用程序的配置设置
    2. 5.2  器件标识设置
    3. 5.3  BUCK 设置
    4. 5.4  LDO 设置
    5. 5.5  VCCA 设置
    6. 5.6  GPIO 设置
    7. 5.7  有限状态机 (FSM) 设置
    8. 5.8  中断设置
    9. 5.9  POWERGOOD 设置
    10. 5.10 其他设置
    11. 5.11 接口设置
    12. 5.12 多器件设置
    13. 5.13 看门狗设置
  8. 6可预配置的有限状态机 (PFSM) 设置
    1. 6.1 配置的状态
    2. 6.2 PFSM 触发条件
    3. 6.3 电源序列
      1. 6.3.1 TO_SAFE_SEVERE 和 TO_SAFE
      2. 6.3.2 TO_SAFE_ORDERLY 和 TO_STANDBY
      3. 6.3.3 ACTIVE_TO_WARM
      4. 6.3.4 ESM_SOC_ERROR
      5. 6.3.5 TO_ACTIVE
      6. 6.3.6 TO_RETENTION
  9. 7应用示例
    1. 7.1 初始化
    2. 7.2 在不同状态之间切换:运行和保持
      1. 7.2.1 运行
      2. 7.2.2 保持
    3. 7.3 进入和退出待机状态
    4. 7.4 进入和退出 LP_STANDBY 状态
    5. 7.5 运行时定制
  10. 8参考文献

配置的状态

在此 PDN 中,PMIC 器件具有以下四种配置的电源状态:

  • 待机
  • 运行
  • DDR 保持

图 6-1 显示了配置的 PDN 电源状态以及在状态之间变化所需的转换条件。此外,还显示了向硬件状态(如 SAFE RECOVERY 和 LP_STANDBY)的转换。硬件状态是固定器件功率有限状态机 (FSM) 的一部分,并在 TPS6594-Q1 数据表中进行了描述,具体请参阅Topic Link Label8

图 6-1 可预配置有限状态机 (PFSM) 的任务状态和转换

当 PMIC 从 FSM 转换到 PFSM 时,将执行几个初始化指令来禁用 BUCK 和 LDO 稳压器上的残余电压检查。此外,还将设置 FIRST_STARTUP_DONE 位,并清除 VCCA OV 和 UV 掩码(在静态配置中设置,表 5-8)。执行这些指令后,PMIC 等待有效的开启请求,然后进入运行状态。各电源状态定义如下:

    待机PMIC 由系统电源轨上的有效电源供电 (VCCA > VCCA_UV)。所有器件资源在待机状态下都会断电。在此状态下,EN_DRV 被强制为低电平。处理器处于关闭状态,没有电压域通电。请参阅Topic Link Label6.3.2序列说明。当出现错误且 PMIC 从 PFSM 任务状态退出并进入 FSM 状态时,也会进入待机状态。当该器件从 FSM 状态返回到 PFSM 时,第一个状态会是待机状态,这时所有其他资源全部断电并且 EN_DRV 被强制为低电平。在 PMIC 退出 PFSM 并进入 FSM 状态 SAFE_RECOVERY 之前,会执行Topic Link Label6.3.1中的序列。
    运行PMIC 由有效电源供电。PMIC 功能齐全,可为所有的 PDN 负载供电。处理器已完成推荐的上电序列,MCU 和主处理器内的所有电压域均已通电。请参阅Topic Link Label6.3.5序列说明。
    保持PMIC 由有效电源供电。当设置了 PMIC I2C_7 触发条件(DDR 保持)时,除了 LPDDR4 之外,3 个 SoC 电压域(vdds_ddr_bias、vdds_ddr 和 vdds_ddr_c)保持通电,而所有其他域关闭,以最大限度地降低系统总功耗。在此状态下,EN_DRV 被强制为低电平。请参阅Topic Link Label6.3.6序列说明。