ZHCSIX2B October 2018 – January 2026 TPS65216
PRODUCTION DATA
默认情况下,断电序列遵循与上电序列相反的顺序。触发断电序列后,将发生选通 10,分配给选通 10 的任何电源轨都将关断,并启用其放电电路。经过 DLY9 的延迟时间后,发生选通 9,分配给它的任何电源轨都将关断,并启用其放电电路。该序列一直持续到所有选通信号发生完并执行了所有 DLYx 时间。DLYx 时间会延长 10 倍,以便有足够的时间放电,并防止关断期间输出电压交叉。DLYFCTR 位全局应用于所有断电延迟时间。无论 DLYx 和 DLYFCTR 设置如何,PMIC 都会在断电序列启动 500ms 后进入 OFF、SUSPEND 或 RECOVERY 状态,以确保在下一个上电序列启动之前,放电电路保持启用状态至少 150ms。
如果发生以下事件之一,则会执行断电序列:
从 ACTIVE 转换到 SUSPEND 状态时,非断电序列发生器控制的电源轨在 SUSPEND 状态下保持与在 ACTIVE 状态下相同的 ON/OFF 状态。这样,所选电源轨能够在 SUSPEND 状态下保持上电状态。
转换到 OFF 或 RECOVERY 状态时,不受序列发生器控制的电源轨会按下述方式关断:
如果 IN_BIAS 上的电源电压降至 2.5V 以下,则数字内核将复位,所有电源轨将立即关断,并由其内部放电电路(DCDC1-4 和 LDO1)将其拉低至接地电平。放电电路保持活动状态的时间是 INT_LDO 保持时间的函数(更多详细信息,请参阅内部 LDO (INT_LDO))。