ZHCAEM0 October 2024 OPA593
使用具有达林顿电流提升器拓扑的 OPA593 来驱动 1µF 容性负载的设计方法遵循为仿真功率放大器设计的双反馈补偿 (DFC) 过程,如图 4-5 所示。一个关键区别是电流提升器在设计的仿真 PA 示例中有效地用作隔离电阻器 (Riso)。虽然 OPA593 在 1kHz 至 1MHz 范围内保持约 228Ω 的输出阻抗,但这不适用于使用表 4-4 中概述的补偿技术驱动大容性负载,其中替代 DFC 补偿技术更合适。
本文开头的表 2-2 详细介绍了 OPA593 和电流提升器配置的设计要求。通过将 OPA593 与达林顿电流提升器集成在一起,打造出具有低开环输出阻抗的复合放大器。该复合放大器得益于 OPA593 的性能属性,例如高输入电压处理、高压摆率、电流限制以及启用或禁用功能。这些功能使 OPA593 能够驱动大容性负载并满足 ATE 应用中的高电流需求,前提是反馈网络得到适当补偿。
在图 5-1 所示的电流提升器配置中,仿真表明 OPA593 与达林顿电流提升器组合的单位带宽增益积 funity 保持一致,测得的 funity 约为 1.4MHz,相位裕度为 79°。应用增益带宽积后,仿真结果与图 4-1 中所示的仿真功率放大器的结果非常接近。这意味着复合放大器的闭环需要表现出与仿真功率放大器相似的行为。