ZHCAEM0 October   2024 OPA593

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
  5. 2电流提升器,推挽式拓扑输出特性
    1. 2.1 开环输出阻抗
    2.     7
  6. 3各种电流提升器配置
    1. 3.1 互补 MOSFET 与 BJT 电流提升器的比较
  7. 4稳定驱动 1μF 容性负载 (CL) 的功率放大器设计
    1. 4.1 驱动阻性负载的运算放大器
    2. 4.2 驱动容性负载的运算放大器和挑战
    3. 4.3 开环交流稳定性分析 - 使用 DFC 补偿 CL 影响
    4. 4.4 闭环稳定性响应 - 小信号阶跃瞬态分析
    5. 4.5 双反馈补偿中 Riso 对频率响应的影响
    6. 4.6 DFC 技术总结
  8. 5针对 1μF 容性负载稳定 OPA593 和达林顿电流提升器
    1. 5.1 开环交流稳定性分析 - 驱动 1μF CL 的复合运算放大器
    2. 5.2 闭环稳定性响应 - 复合运算放大器阶跃瞬态分析
  9. 6复合放大器的有效 BW 和阶跃时间响应
  10.   21
  11. 8总结
  12. 9参考资料

复合放大器的有效 BW 和阶跃时间响应

请注意,澄清 ATE 应用中运算放大器带宽和阶跃时序响应的概念非常重要,因为工程师经常会混淆这些术语。

运算放大器的有效带宽通过线性模型中的交流小信号分析得出,该模型描述了放大器在保持相对恒定增益的同时对输入和输出端小信号变化的响应速度。该模型定义了放大器在特定闭环配置中能够有效运行的频率范围。在闭环反馈系统中,运算放大器带宽是基于增益带宽积的一阶近似值。

相比之下,运算放大器的阶跃响应或时序要求与压摆率和输入信号的特性有关,通常使用大信号模型来评估这些特性。对于 ATE 应用,阶跃时序响应通常非常快,通常大约为 10µs(从施加输入信号到稳定输出设定点),这些是关键设计参数。

当输出级加载电容或电感元件时,会由于这些负载参数而引入更长的时间常数。仅仅增加运算放大器带宽无法解决延时问题或显著增强阶跃响应。

为了缩短 ATE 应用中的阶跃响应时间,输出驱动级必须在短时间内提供更高的电流变化率。对于较大的容性负载,实现快速输出电压设定点需要快速的反馈控制和较高的电流变化率来驱动容性负载(表示为 C(di/dt))。在 OPA593 + 电流提升器配置中,大信号阶跃响应时间由 OPA593 的压摆率和提升器驱动器中的电流变化率(例如 di/dt)决定。总体性能还受经补偿的运算放大器、输出电压摆幅、稳定时间以及瞬态过冲或下冲行为的影响。因此,在 ATE 应用中,必须在更大限度地减小输出电流尖峰和优化阶跃响应时间之间进行权衡。