ZHCAAM1B May   2018  – August 2021 MSP430FR2000 , MSP430FR2032 , MSP430FR2033 , MSP430FR2100 , MSP430FR2110 , MSP430FR2111 , MSP430FR2153 , MSP430FR2155 , MSP430FR2310 , MSP430FR2311 , MSP430FR2353 , MSP430FR2355 , MSP430FR2422 , MSP430FR2433 , MSP430FR2475 , MSP430FR2476 , MSP430FR2512 , MSP430FR2522 , MSP430FR2532 , MSP430FR2533 , MSP430FR2632 , MSP430FR2633 , MSP430FR2672 , MSP430FR2673 , MSP430FR2675 , MSP430FR2676 , MSP430FR4131 , MSP430FR4132 , MSP430FR4133 , MSP430FR5720 , MSP430FR5721 , MSP430FR5722 , MSP430FR5723 , MSP430FR5724 , MSP430FR5725 , MSP430FR5726 , MSP430FR5727 , MSP430FR5728 , MSP430FR5729 , MSP430FR5730 , MSP430FR5731 , MSP430FR5732 , MSP430FR5733 , MSP430FR5734 , MSP430FR5735 , MSP430FR5736 , MSP430FR5737 , MSP430FR5738 , MSP430FR5739 , MSP430FR5847 , MSP430FR58471 , MSP430FR5848 , MSP430FR5849 , MSP430FR5857 , MSP430FR5858 , MSP430FR5859 , MSP430FR5867 , MSP430FR58671 , MSP430FR5868 , MSP430FR5869 , MSP430FR5870 , MSP430FR5872 , MSP430FR58721 , MSP430FR5887 , MSP430FR5888 , MSP430FR5889 , MSP430FR58891 , MSP430FR5922 , MSP430FR59221 , MSP430FR5947 , MSP430FR59471 , MSP430FR5948 , MSP430FR5949 , MSP430FR5957 , MSP430FR5958 , MSP430FR5959 , MSP430FR5962 , MSP430FR5964 , MSP430FR5967 , MSP430FR5968 , MSP430FR5969 , MSP430FR59691 , MSP430FR5970 , MSP430FR5972 , MSP430FR59721 , MSP430FR5986 , MSP430FR5987 , MSP430FR5988 , MSP430FR5989 , MSP430FR59891 , MSP430FR5992 , MSP430FR5994 , MSP430FR59941

 

  1.   商标
  2. 引言
  3. MSP430FR4xx 和 MSP430FR2xx 器件的配置
  4. 非易失性存储器的系统内编程
    1. 3.1 铁电 RAM (FRAM) 概述
    2. 3.2 FRAM 单元
    3. 3.3 使用 FR4xx 系列中的写保护位保护 FRAM
    4. 3.4 FRAM 存储器等待状态
    5. 3.5 引导加载程序 (BSL)
    6. 3.6 JTAG 和安全性
    7. 3.7 生产编程
  5. 硬件迁移注意事项
  6. 器件校准信息
  7. 重要器件规格
  8. 内核架构注意事项
    1. 7.1 电源管理模块 (PMM)
      1. 7.1.1 内核 LDO 和 LPM3.5 LDO
      2. 7.1.2 SVS
      3. 7.1.3 VREF
    2. 7.2 时钟系统
      1. 7.2.1 DCO 频率
      2. 7.2.2 FLL、REFO 和 DCO 抽头
      3. 7.2.3 16MHz 和 24MHz 的 FRAM 访问和按需时钟
    3. 7.3 运行模式、唤醒和复位
      1. 7.3.1 LPMx.5
      2. 7.3.2 复位
    4. 7.4 确定复位原因
    5. 7.5 中断矢量
    6. 7.6 FRAM 和 FRAM 控制器
    7. 7.7 RAM 控制器 (RAMCTL)
  9. 外设注意事项
    1. 8.1  FR4xx 和 FR59xx 系列外设的概述
    2. 8.2  端口
      1. 8.2.1 数字输入/输出
      2. 8.2.2 电容式触控 I/O
    3. 8.3  通信模块
    4. 8.4  计时器和红外调制逻辑
    5. 8.5  备用存储器
    6. 8.6  RTC 计数器
    7. 8.7  LCD
    8. 8.8  中断比较控制器 (ICC)
    9. 8.9  模数转换器
      1. 8.9.1 ADC12_B 至 ADC
    10. 8.10 增强型比较器 (eCOMP)
    11. 8.11 运算放大器
    12. 8.12 智能模拟组合 (SAC)
  10. ROM 库
  11. 10结论
  12. 11参考文献
  13. 12修订历史记录

数字输入/输出

FR4xx 通用 I/O (GPIO) 引脚的主要区别包括:

  • P1 和 P2 端口支持 FR4xx 器件中的中断输入,与在 FR59xx 器件中相同。在 MSP430FR231x 器件中,P2.2、P2.3、P2.4 和 P2.5 不支持中断。在 FR211x 器件中,P1.4、P1.5、P1.6 和 P1.7 不支持中断。在 FR235x 和 FR215x 器件中,P1、P2、P3 和 P4 端口支持中断。在 FR267x 和 FR247x 器件中,包括 P1、P2、P3、P4、P5 和 P6 在内的所有 GPIO 都支持中断。作为比较,FR59xx 系列中的 P1、P2、P3 和 P4 端口支持中断
  • 进行外设功能选择时,FR413x 和 FR203x 器件会使用一个寄存器进行端口 x 功能选择:PxSEL0。其他 FR4xx 器件使用两个寄存器进行端口 x 功能选择:PxSEL0 和 PxSEL1。FR59xx 器件还使用端口 x 功能选择寄存器 0 (PxSEL0) 和端口 x 功能选择寄存器 1 (PxSEL1)。相关详细信息,请参阅器件特定数据表。
  • 在 FR4xx 和 FR59xx 系列中,高阻抗泄漏电流为 ±20nA。
  • BOR 复位后的数字 I/O 配置

    在 FR4xx 和 FR59xx 系列中,为了避免器件启动期间出现任何交叉电流,所有端口引脚均呈高阻态,并且禁用了施密特触发器和模块功能。若要在 BOR 复位后启用 I/O 功能,首先配置端口,然后清除 LOCKLPM5 位。

  • LPMx.5 低功耗模式的配置

    无论 I/O 寄存器的默认设置如何,在 LPMx.5 期间,都将根据进入 LPMx.5 之前的设置保持和锁定 I/O 引脚状态。请注意,仅引脚状态保持不变。所有端口配置寄存器设置(如 PxDIR、PxREN、PxOUT、PxIES 和 PxIE 内容)都将丢失,在退出 LPMx.5 后必须重新配置。从 LPMx.5 唤醒后,可清除 LOCKLPM5 位以释放 I/O 引脚状态和 I/O 中断配置。相关详细信息,请参阅《MSP430FR4xx 和 MSP430FR2xx 系列用户指南》数字 I/O 一章中的 LPMx.5 低功耗模式配置 部分。

  • 未使用端口引脚的配置

    为了避免输入悬空并降低功耗,未使用的 I/O 引脚应按 I/O 功能、输出方向和在 PCB 上保持未连接状态进行配置。或者,也可设置未使用引脚的 PxREN 位来启用集成的上拉或下拉电阻,从而避免输入悬空。

  • 未键合引脚的配置

    对于 FR413x 和 FR203x MCU,在引脚数少于 64 引脚的 PM 封装中,某些引脚未向外键合。应将这些未键合引脚配置为未使用端口引脚。