ZHCSKM7I December 2019 – August 2025 DP83826E , DP83826I
PRODUCTION DATA
DP83826 提供灵活的 LED 和 GPIO 引脚,可使用寄存器配置针对各种功能进行设置。有关 LED 和 GPIO 配置的详细信息,请参阅 图 8-10。
仅在增强模式下,引脚 28 和 29 上提供时钟输出。这些引脚可配置为仅输出 25MHz 或 50MHz 时钟。
在增强模式下,LED 支持自动极性检测。LED 驱动根据引脚上配置的配置 (strap) 进行调整。例如,如果 LED 引脚配置为下拉配置 (strap),PHY 会将 LED 极性分配为高电平有效。如果 LED 引脚配置为上拉电阻器,PHY 会将 LED 极性分配为低电平有效。
在基本模式下,LED 极性始终为低电平有效。在 LED 引脚必须配置为低电平时,必须使用与 LED 串联的 1kΩ 上拉电阻器和 1.5kΩ 下拉电阻器。这会导致配置 (strap) 选择 0。请注意,使用较高的电阻可能会降低 LED 的亮度。
图 8-11 显示了两种直接将 LED 连接至 DP83826 的正确方法。
图 8-11 LED 配置 (Strap) 连接示例