ZHCSI46D April 2018 – March 2026 DLPC3470
PRODUCTION DATA
| 最小值 | 最大值 | 单位 | |||
|---|---|---|---|---|---|
| fclock | SPI_CLK 频率 | 请参阅(1) | 1.4 | 36.0 | MHz |
| tp_clkper | SPI_CLK 周期 | 50% 基准点 | 27.8 | 704 | ns |
| tp_wh | SPI_CLK 脉冲持续时间(高电平) | 50% 基准点 | 352 | ns | |
| tp_wl | SPI_CLK 脉冲持续时间(低电平) | 50% 基准点 | 352 | ns | |
| tt | 切换时间 — 所有信号 | 20% 至 80% 基准点(上升信号) 80% 至 20% 基准点(下降信号) | 0.2 | 3.0 | ns |
| tp_su | 建立时间 — 在 SPI_CLK 下降沿之前 SPI_DIN 保持有效 | 50% 基准点 | 10.0 | ns | |
| tp_h | 保持时间 — 在 SPI_CLK 下降沿之后 SPI_DIN 保持有效 | 50% 基准点 | 0.0 | ns | |
| tp_clqv | SPI_CLK 时钟下降沿到输出有效时间 — SPI_DOUT 和 SPI_CSZ | 50% 基准点 | 1.0 | ns | |
| tp_clqx | SPI_CLK 时钟下降沿输出保持时间 — SPI_DOUT 和 SPI_CSZ | 50% 基准点 | -3.0 | 3.0 | ns |
图 5-10 闪存接口时序