ZHCSYD0A February 2010 – May 2025 CDCE949-Q1
PRODUCTION DATA
在给定的输入频率 (fIN) 下,CDCE949 的输出频率 (fOUT) 可通过以下公式计算:

其中
M(1 至 511)和 N(1 至 4095)是 PLL 的倍频器/分频器值;
Pdiv(1 至 127)是输出分频器。
可以计算每个 PLL 的目标 VCO 频率 (fVCO):

PLL 作为分数分频器运行,需要以下倍频器/分频器设置
N
{如果 P < 0,则 P = 0}


其中:
N' = N × 2P;
N ≥ M;
80MHz < fVCO > 230MHz。
| 示例 1:对于 fIN = 27MHz;M = 1;N = 4;Pdiv = 2; | 示例 2:对于 fIN = 27MHz;M = 2;N = 11;Pdiv = 2; |
| → fOUT = 54MHz; | → fOUT = 75.25MHz; |
| → fVCO = 108MHz; | → fVCO = 148.50MHz; |
| → P = 4 – int(log24) = 4 – 2 = 2; | → P = 4 – int(log25.5) = 4 – 2 = 2; |
| → N' = 4 × 22 = 16; | → N' = 11 × 22 = 44; |
| → Q = int(16) = 16; | → Q = int(22) = 22; |
| → R = 16 – 16 = 0; | → R = 44 – 44 = 0; |
使用 TI ClockPro™ 软件时会自动计算 P、Q、R 和 N' 的值。