ZHCSYD0A February   2010  – May 2025 CDCE949-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  热阻特性
    4. 5.4  建议运行条件
    5. 5.5  建议的晶体/VCXO 规格
    6. 5.6  EEPROM 规格
    7. 5.7  电气特性
    8. 5.8  时序要求
      1. 5.8.1 CLK_IN 时序要求
      2. 5.8.2 SDA/SCL 时序要求
    9. 5.9  时序图
      1. 5.9.1 针对 SDA/SCL 串行控制接口的时序图
    10. 5.10 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 控制终端配置
      2. 7.3.2 默认器件设置
      3. 7.3.3 SDA/SCL 串行接口
      4. 7.3.4 数据协议
      5. 7.3.5 PLL 倍频器/分频器定义
    4. 7.4 器件功能模式
      1. 7.4.1 SDA/SCL 硬件接口
    5. 7.5 编程
      1. 7.5.1 一般编程序列
      2. 7.5.2 字节写入编程序列
      3. 7.5.3 字节读取编程序列
      4. 7.5.4 块写入编程序列
      5. 7.5.5 块读取编程序列
  9. 寄存器映射
    1. 8.1 SDA 和 SCL 寄存器
    2. 8.2 配置寄存器
      1. 8.2.1 通用配置寄存器
      2. 8.2.2 PLL1 配置寄存器
      3. 8.2.3 PLL2 配置寄存器
      4. 8.2.4 PLL3 配置寄存器
      5. 8.2.5 PLL4 配置寄存器
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 扩频时钟 (SSC)
        2. 9.2.2.2 PLL 频率规划
        3. 9.2.2.3 晶体振荡器启动
        4. 9.2.2.4 通过晶体振荡器上拉下拉进行频率调节
        5. 9.2.2.5 未使用的输入和输出
        6. 9.2.2.6 在 XO 和 VCXO 模式之间切换
      3. 9.2.3 应用性能曲线图
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

PLL1 配置寄存器

表 8-4 PLL1 配置寄存器
偏移(1) (2) 首字母缩写词 默认值(3) 说明
10h 7:5 SSC1_7 [2:0] 000b SSC1:PLL1 SSC 选择(调制量)(4)
4:2 SSC1_6 [2:0] 000b 向下
000(关)
001 – 0.25%
010 – 0.5%
011 – 0.75%
100 – 1.0%
101 – 1.25%
110 – 1.5%
111 – 2.0%
中心
000(关)
001 ± 0.25%
010 ± 0.5%
011 ± 0.75%
100 ± 1.0%
101 ± 1.25%
110 ± 1.5%
111 ± 2.0%
1:0 SSC1_5 [2:1] 000b
11h 7 SSC1_5 [0]
6:4 SSC1_4 [2:0] 000b
3:1 SSC1_3 [2:0] 000b
0 SSC1_2 [2] 000b
12h 7:6 SSC1_2 [1:0]
5:3 SSC1_1 [2:0] 000b
2:0 SSC1_0 [2:0] 000b
13h 7 FS1_7 0b FS1_x:PLL1 频率选择(4)
6 FS1_6 0b 0 – fVCO1_0(由 PLL1_0 - 倍频器/分频器值预定义)
1 – fVCO1_1(由 PLL1_1 倍频器/分频器值预定义)
5 FS1_5 0b
4 FS1_4 0b
3 FS1_3 0b
2 FS1_2 0b
1 FS1_1 0b
0 FS1_0 0b
14h 7 MUX1 1b PLL1 多路复用器: 0 – PLL1
1 – PLL1 旁路(PLL1 处于断电状态)
6 M2 1b 输出 Y2 多路复用器: 0 – Pdiv1
1 – Pdiv2
5:4 M3 10b 输出 Y3 多路复用器: 00 – Pdiv1 分频器
01 – Pdiv2 分频器
10 – Pdiv3 分频器
11 – 保留
3:2 Y2Y3_ST1 11b Y2、Y3-State0/1 定义: 00 – Y2/Y3 禁用且输出处于三态(PLL1 断电)
01 – Y2/Y3 禁用且输出处于三态(PLL1 打开)
10 – Y2/Y3 禁用并输出低电平(PLL1 打开)
11 – Y2/Y3 启用(正常运行、PLL1 打开)
1:0 Y2Y3_ST0 01b
15h 7 Y2Y3_7 0b Y2Y3_x 输出状态选择(4)
6 Y2Y3_6 0b 0 – state0(由 Y2Y3_ST0 预定义)
1 – state1(由 Y2Y3_ST1 预定义)
5 Y2Y3_5 0b
4 Y2Y3_4 0b
3 Y2Y3_3 0b
2 Y2Y3_2 0b
1 Y2Y3_1 1b
0 Y2Y3_0 0b
16h 7 SSC1DC 0b PLL1 SSC 向下/中心选择 0 – 向下
1 – 中心
6:0 Pdiv2 01h 7 位 Y2 输出分频器 Pdiv2: 0 – 复位和待机
1 至 127 – 分频器值
17h 7 0b 保留 - 请勿写入 0 以外的数字
6:0 Pdiv3 01h 7 位 Y3 输出分频器 Pdiv3: 0 – 复位和待机
1 至 127 – 分频器值
18h 7:0 PLL1_0N [11:4 004h PLL1_0:频率 fVCO1_0 的 30 位倍频器/分频器值
(更多信息请参阅 PLL 倍频器/分频器定义
19h 7:4 PLL1_0N [3:0]
3:0 PLL1_0R [8:5] 000h
1Ah 7:3 PLL1_0R[4:0]
2:0 PLL1_0Q [5:3] 10h
1Bh 7:5 PLL1_0Q [2:0]
4:2 PLL1_0P [2:0] 010b
1:0 VCO1_0_RANGE 00b fVCO1_0 范围选择: 00 – fVCO1_0 < 125MHz
01 – 125MHz ≤ fVCO1_0 < 150MHz
10 – 150MHz ≤ fVCO1_0 < 175MHz
11 – fVCO1_0 ≥ 175MHz
1Ch 7:0 PLL1_1N [11:4] 004h PLL1_1:频率 fVCO1_1 的 30 位倍频器/分频器值
(更多信息请参阅 PLL 倍频器/分频器定义段落)
1Dh 7:4 PLL1_1N [3:0]
3:0 PLL1_1R [8:5] 000h
1Eh 7:3 PLL1_1R[4:0]
2:0 PLL1_1Q [5:3] 10h
1Fh 7:5 PLL1_1Q [2:0]
4:2 PLL1_1P [2:0] 010b
1:0 VCO1_1_RANGE 00b fVCO1_1 范围选择: 00 – fVCO1_1 < 125MHz
01 – 125MHz ≤ fVCO1_1 < 150MHz
10 – 150MHz ≤ fVCO1_1 < 175MHz
11 – fVCO1_1 ≥ 175MHz
写入 50h 以上的数据会对器件功能产生不利影响。
所有数据传输均遵循 MSB 优先原则。
除非使用自定义设置
用户最多可以预定义八种不同的控制设置。在器件正常运期间,这些设置可通过外部控制引脚 S0、S1 和 S2 进行选择。