ZHCSYD0A February 2010 – May 2025 CDCE949-Q1
PRODUCTION DATA
| 偏移(1) | 位(2) | 首字母缩写词 | 默认值(3) | 说明 | |||
|---|---|---|---|---|---|---|---|
| 10h | 7:5 | SSC1_7 [2:0] | 000b | SSC1:PLL1 SSC 选择(调制量)(4) | |||
| 4:2 | SSC1_6 [2:0] | 000b | 向下 000(关) 001 – 0.25% 010 – 0.5% 011 – 0.75% 100 – 1.0% 101 – 1.25% 110 – 1.5% 111 – 2.0% |
中心 000(关) 001 ± 0.25% 010 ± 0.5% 011 ± 0.75% 100 ± 1.0% 101 ± 1.25% 110 ± 1.5% 111 ± 2.0% |
|||
| 1:0 | SSC1_5 [2:1] | 000b | |||||
| 11h | 7 | SSC1_5 [0] | |||||
| 6:4 | SSC1_4 [2:0] | 000b | |||||
| 3:1 | SSC1_3 [2:0] | 000b | |||||
| 0 | SSC1_2 [2] | 000b | |||||
| 12h | 7:6 | SSC1_2 [1:0] | |||||
| 5:3 | SSC1_1 [2:0] | 000b | |||||
| 2:0 | SSC1_0 [2:0] | 000b | |||||
| 13h | 7 | FS1_7 | 0b | FS1_x:PLL1 频率选择(4) | |||
| 6 | FS1_6 | 0b | 0 – fVCO1_0(由 PLL1_0 - 倍频器/分频器值预定义) 1 – fVCO1_1(由 PLL1_1 倍频器/分频器值预定义) |
||||
| 5 | FS1_5 | 0b | |||||
| 4 | FS1_4 | 0b | |||||
| 3 | FS1_3 | 0b | |||||
| 2 | FS1_2 | 0b | |||||
| 1 | FS1_1 | 0b | |||||
| 0 | FS1_0 | 0b | |||||
| 14h | 7 | MUX1 | 1b | PLL1 多路复用器: | 0 – PLL1 1 – PLL1 旁路(PLL1 处于断电状态) |
||
| 6 | M2 | 1b | 输出 Y2 多路复用器: | 0 – Pdiv1 1 – Pdiv2 |
|||
| 5:4 | M3 | 10b | 输出 Y3 多路复用器: | 00 – Pdiv1 分频器 01 – Pdiv2 分频器 10 – Pdiv3 分频器 11 – 保留 |
|||
| 3:2 | Y2Y3_ST1 | 11b | Y2、Y3-State0/1 定义: | 00 – Y2/Y3 禁用且输出处于三态(PLL1 断电) 01 – Y2/Y3 禁用且输出处于三态(PLL1 打开) 10 – Y2/Y3 禁用并输出低电平(PLL1 打开) 11 – Y2/Y3 启用(正常运行、PLL1 打开) |
|||
| 1:0 | Y2Y3_ST0 | 01b | |||||
| 15h | 7 | Y2Y3_7 | 0b | Y2Y3_x 输出状态选择(4) | |||
| 6 | Y2Y3_6 | 0b | 0 – state0(由 Y2Y3_ST0 预定义) 1 – state1(由 Y2Y3_ST1 预定义) |
||||
| 5 | Y2Y3_5 | 0b | |||||
| 4 | Y2Y3_4 | 0b | |||||
| 3 | Y2Y3_3 | 0b | |||||
| 2 | Y2Y3_2 | 0b | |||||
| 1 | Y2Y3_1 | 1b | |||||
| 0 | Y2Y3_0 | 0b | |||||
| 16h | 7 | SSC1DC | 0b | PLL1 SSC 向下/中心选择 | 0 – 向下 1 – 中心 |
||
| 6:0 | Pdiv2 | 01h | 7 位 Y2 输出分频器 Pdiv2: | 0 – 复位和待机 1 至 127 – 分频器值 |
|||
| 17h | 7 | — | 0b | 保留 - 请勿写入 0 以外的数字 | |||
| 6:0 | Pdiv3 | 01h | 7 位 Y3 输出分频器 Pdiv3: | 0 – 复位和待机 1 至 127 – 分频器值 |
|||
| 18h | 7:0 | PLL1_0N [11:4 | 004h | PLL1_0:频率 fVCO1_0 的 30 位倍频器/分频器值 (更多信息请参阅 PLL 倍频器/分频器定义) |
|||
| 19h | 7:4 | PLL1_0N [3:0] | |||||
| 3:0 | PLL1_0R [8:5] | 000h | |||||
| 1Ah | 7:3 | PLL1_0R[4:0] | |||||
| 2:0 | PLL1_0Q [5:3] | 10h | |||||
| 1Bh | 7:5 | PLL1_0Q [2:0] | |||||
| 4:2 | PLL1_0P [2:0] | 010b | |||||
| 1:0 | VCO1_0_RANGE | 00b | fVCO1_0 范围选择: | 00 – fVCO1_0 < 125MHz 01 – 125MHz ≤ fVCO1_0 < 150MHz 10 – 150MHz ≤ fVCO1_0 < 175MHz 11 – fVCO1_0 ≥ 175MHz |
|||
| 1Ch | 7:0 | PLL1_1N [11:4] | 004h | PLL1_1:频率 fVCO1_1 的 30 位倍频器/分频器值 (更多信息请参阅 PLL 倍频器/分频器定义段落) |
|||
| 1Dh | 7:4 | PLL1_1N [3:0] | |||||
| 3:0 | PLL1_1R [8:5] | 000h | |||||
| 1Eh | 7:3 | PLL1_1R[4:0] | |||||
| 2:0 | PLL1_1Q [5:3] | 10h | |||||
| 1Fh | 7:5 | PLL1_1Q [2:0] | |||||
| 4:2 | PLL1_1P [2:0] | 010b | |||||
| 1:0 | VCO1_1_RANGE | 00b | fVCO1_1 范围选择: | 00 – fVCO1_1 < 125MHz 01 – 125MHz ≤ fVCO1_1 < 150MHz 10 – 150MHz ≤ fVCO1_1 < 175MHz 11 – fVCO1_1 ≥ 175MHz |
|||