产品详情

Function Clock generator, Spread-spectrum clock generator Number of outputs 9 Output frequency (max) (MHz) 230 Core supply voltage (V) 1.8 Output supply voltage (V) 2.5, 3.3 Input type LVCMOS, XTAL Output type LVCMOS Operating temperature range (°C) -40 to 125 Features I2C, Integrated EEPROM, Pin programmable, Spread-spectrum clocking (SSC) Rating Automotive
Function Clock generator, Spread-spectrum clock generator Number of outputs 9 Output frequency (max) (MHz) 230 Core supply voltage (V) 1.8 Output supply voltage (V) 2.5, 3.3 Input type LVCMOS, XTAL Output type LVCMOS Operating temperature range (°C) -40 to 125 Features I2C, Integrated EEPROM, Pin programmable, Spread-spectrum clocking (SSC) Rating Automotive
TSSOP (PW) 24 49.92 mm² 7.8 x 6.4
  • 符合汽车应用要求
  • 可编程时钟发生器系列产品成员
    • CDCE913/CDCEL913:1 个 PLL,3 个输出
    • CDCE925/CDCEL925:2 个 PLL,5 个输出
    • CDCE937/CDCEL937:3 个 PLL,7 个输出
    • CDCE949:4 个 PLL,9 个输出
  • 系统内可编程性和 EEPROM
    • 串行可编程易失性寄存器
    • 非易失性 EEPROM 用于存储客户设置
  • 高度灵活的时钟驱动器
    • 3 个用户可定义的控制输入 [S0/S1/S2],例如扩频时钟 (SSC) 选择、频率切换、输出使能或断电
    • 为视频、音频、USB、IEEE1394 和 RFID 生成高精度时钟,并可用于 TI DaVinci™、OMAP™、DSP 的通用时钟频率
    • BlueTooth™、WLAN、以太网和 GPS
    • 可编程 SSC 调制
    • 启用 0ppm 时钟生成
  • 高达 230MHz 的可选择输出频率
  • 灵活的输入计时理念
    • 外部晶体:8MHz 至 32MHz
    • 片上 VCXO:牵引范围 ±150ppm
    • 单端低电压互补金属氧化物半导体 (LVCMOS) 高达 160MHz
  • 低噪声 PLL 内核
    • 集成了 PLL 环路滤波器元件
    • 极低的周期抖动(典型值为 60ps)
  • 独立的输出电源引脚
    • 3.3V 和 2.5V
  • 1.8V 器件电源
  • 闩锁性能达到 100mA,符合 JESD 78 I 类规范的要求
  • 宽温度范围:-40°C 至 125°C
  • 采用 TSSOP 封装
  • 可轻松进行简易 PLL 设计和编程的开发和编程套件 (TI ClockPro)
  • 符合汽车应用要求
  • 可编程时钟发生器系列产品成员
    • CDCE913/CDCEL913:1 个 PLL,3 个输出
    • CDCE925/CDCEL925:2 个 PLL,5 个输出
    • CDCE937/CDCEL937:3 个 PLL,7 个输出
    • CDCE949:4 个 PLL,9 个输出
  • 系统内可编程性和 EEPROM
    • 串行可编程易失性寄存器
    • 非易失性 EEPROM 用于存储客户设置
  • 高度灵活的时钟驱动器
    • 3 个用户可定义的控制输入 [S0/S1/S2],例如扩频时钟 (SSC) 选择、频率切换、输出使能或断电
    • 为视频、音频、USB、IEEE1394 和 RFID 生成高精度时钟,并可用于 TI DaVinci™、OMAP™、DSP 的通用时钟频率
    • BlueTooth™、WLAN、以太网和 GPS
    • 可编程 SSC 调制
    • 启用 0ppm 时钟生成
  • 高达 230MHz 的可选择输出频率
  • 灵活的输入计时理念
    • 外部晶体:8MHz 至 32MHz
    • 片上 VCXO:牵引范围 ±150ppm
    • 单端低电压互补金属氧化物半导体 (LVCMOS) 高达 160MHz
  • 低噪声 PLL 内核
    • 集成了 PLL 环路滤波器元件
    • 极低的周期抖动(典型值为 60ps)
  • 独立的输出电源引脚
    • 3.3V 和 2.5V
  • 1.8V 器件电源
  • 闩锁性能达到 100mA,符合 JESD 78 I 类规范的要求
  • 宽温度范围:-40°C 至 125°C
  • 采用 TSSOP 封装
  • 可轻松进行简易 PLL 设计和编程的开发和编程套件 (TI ClockPro)

CDCE949-Q1 是基于 PLL 的低成本、高性能、模块化可编程时钟合成器、倍频器和分频器。该器件可从单个输入频率中生成多达 9 个输出时钟。借助最多四个独立的可配置 PLL,可在系统内针对任何时钟频率(最高可达 230MHz)对每个输出进行编程。

CDCE949-Q1 具有单独的输出电源引脚 VDDOUT,可提供 2.5V 至 3.3V 电压。

该输入接受一个外部晶体或 LVCMOS 时钟信号。如果使用了外部晶振,对于大多数应用来说,一个片载负载电容器就足够用了。负载电容器的值可在 0pF 至 20pF 的范围内进行编程。此外,还可以选择片上 VCXO,从而使输出频率与外部控制信号(即 PWM 信号)同步。

深 M/N 分频比允许从基准输入频率(例如 27MHz)生成 0ppm 音频/视频、网络(WLAN、BlueTooth™、以太网、GPS)或接口(USB、IEEE1394、Memory Stick)时钟。

所有 PLL 均支持 SSC(展频时钟)。SSC 可以是中心展频或向下展频时钟。这是一种降低电磁干扰 (EMI) 的常用技术。

根据 PLL 频率和分频器设置,自动调整内部环路滤波器元件以实现高稳定性,并优化每个 PLL 的抖动传输特性。

该器件支持使用非易失性 EEPROM 进行编程,从而轻松自定义,满足应用需要。CDCE949-Q1 预设为出厂默认配置(请参阅默认器件配置一节)。该器件可以在 PCB 组装之前重新编程为不同的应用配置,或者通过系统内编程进行重新编程。所有器件设置均可通过 SDA/SCL 总线(一种二线制串行接口)进行编程。

三个可编程控制输入 S0、S1 和 S2 可用于控制操作的各个方面,包括频率选择、更改 SSC 参数以降低 EMI、PLL 旁路、断电,以及在低电平或三态之间进行选择以实现输出禁用功能。

CDCE949-Q1 在 1.8V 环境中运行。该器件的工作温度范围为 –40°C 至 125°C。

CDCE949-Q1 是基于 PLL 的低成本、高性能、模块化可编程时钟合成器、倍频器和分频器。该器件可从单个输入频率中生成多达 9 个输出时钟。借助最多四个独立的可配置 PLL,可在系统内针对任何时钟频率(最高可达 230MHz)对每个输出进行编程。

CDCE949-Q1 具有单独的输出电源引脚 VDDOUT,可提供 2.5V 至 3.3V 电压。

该输入接受一个外部晶体或 LVCMOS 时钟信号。如果使用了外部晶振,对于大多数应用来说,一个片载负载电容器就足够用了。负载电容器的值可在 0pF 至 20pF 的范围内进行编程。此外,还可以选择片上 VCXO,从而使输出频率与外部控制信号(即 PWM 信号)同步。

深 M/N 分频比允许从基准输入频率(例如 27MHz)生成 0ppm 音频/视频、网络(WLAN、BlueTooth™、以太网、GPS)或接口(USB、IEEE1394、Memory Stick)时钟。

所有 PLL 均支持 SSC(展频时钟)。SSC 可以是中心展频或向下展频时钟。这是一种降低电磁干扰 (EMI) 的常用技术。

根据 PLL 频率和分频器设置,自动调整内部环路滤波器元件以实现高稳定性,并优化每个 PLL 的抖动传输特性。

该器件支持使用非易失性 EEPROM 进行编程,从而轻松自定义,满足应用需要。CDCE949-Q1 预设为出厂默认配置(请参阅默认器件配置一节)。该器件可以在 PCB 组装之前重新编程为不同的应用配置,或者通过系统内编程进行重新编程。所有器件设置均可通过 SDA/SCL 总线(一种二线制串行接口)进行编程。

三个可编程控制输入 S0、S1 和 S2 可用于控制操作的各个方面,包括频率选择、更改 SSC 参数以降低 EMI、PLL 旁路、断电,以及在低电平或三态之间进行选择以实现输出禁用功能。

CDCE949-Q1 在 1.8V 环境中运行。该器件的工作温度范围为 –40°C 至 125°C。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 7
类型 标题 下载最新的英语版本 日期
* 数据表 CDCE949-Q1:具有 1.8V、2.5V 或 3.3V LVCMOS 输出的可编程 4 PLL VCXO 时钟合成器 数据表 (Rev. A) PDF | HTML 英语版 (Rev.A) PDF | HTML 2025年 7月 30日
应用手册 Crystal or Crystal Oscillator Replacement with Silicon Devices 2014年 6月 18日
应用手册 VCXO Application Guideline for CDCE(L)9xx Family (Rev. A) 2012年 4月 23日
应用手册 General I2C / EEPROM usage for the CDCE(L)9xx family 2010年 1月 26日
应用手册 Troubleshooting I2C Bus Protocol 2009年 10月 19日
应用手册 Usage of I2C for CDCE(L)949, CDCE(L)937, CDCE(L)925, CDCE(L)913 2009年 9月 23日
应用手册 Generating Low Phase-Noise Clocks for Audio Data Converters from Low Frequency 2008年 3月 31日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

设计工具

CLOCK-TREE-ARCHITECT — 时钟树架构编程软件

时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟解决方案。
模拟工具

PSPICE-FOR-TI — PSpice® for TI 设计和仿真工具

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 引脚 CAD 符号、封装和 3D 模型
TSSOP (PW) 24 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频