ZHCSYD0A February 2010 – May 2025 CDCE949-Q1
PRODUCTION DATA
在给定的输入频率 (ƒIN) 下,CDCE949-Q1 的输出频率 (ƒOUT) 通过公式 1 计算。

其中
每个 PLL 的目标 VCO 频率 (ƒVCO) 通过公式 2 计算。

PLL 在内部作为分数分频器运行,需要以下倍频器/分频器设置:
其中
N' = N × 2P
N ≥ M;
80MHz ≤ ƒVCO ≤ 230MHz
16 ≤ Q ≤ 63
0 ≤ P ≤ 4
0 ≤ R ≤ 51
| 示例: | |||
| 对于 ƒIN = 27MHz;M = 1;N = 4;Pdiv = 2 | 对于 ƒIN = 27MHz;M = 2;N = 11; Pdiv = 2 | ||
| → | fOUT = 54MHz | → | fOUT = 74.25MHz |
| → | fVCO = 108MHz | → | fVCO = 148.50MHz |
| → | P = 4 – int(log24) = 4 – 2 = 2 | → | P = 4 – int(log25.5) = 4 – 2 = 2 |
| → | N' = 4 × 22 = 16 | → | N' = 11 × 22 = 44 |
| → | Q = int(16) = 16 | → | Q = int(22) = 22 |
| → | R = 16 – 16 = 0 | → | R = 44 – 44 = 0 |
使用 TI ClockPro™ 软件时会自动计算 P、Q、R 和 N' 的值。