ZHCSYD0A
February 2010 – May 2025
CDCE949-Q1
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
引脚功能
5
规格
5.1
绝对最大额定值
5.2
ESD 等级
5.3
热阻特性
5.4
建议运行条件
5.5
建议的晶体/VCXO 规格
5.6
EEPROM 规格
5.7
电气特性
5.8
时序要求
5.8.1
CLK_IN 时序要求
5.8.2
SDA/SCL 时序要求
5.9
时序图
5.9.1
针对 SDA/SCL 串行控制接口的时序图
5.10
典型特性
6
参数测量信息
7
详细说明
7.1
概述
7.2
功能方框图
7.3
特性说明
7.3.1
控制终端配置
7.3.2
默认器件设置
7.3.3
SDA/SCL 串行接口
7.3.4
数据协议
7.3.5
PLL 倍频器/分频器定义
7.4
器件功能模式
7.4.1
SDA/SCL 硬件接口
7.5
编程
7.5.1
一般编程序列
7.5.2
字节写入编程序列
7.5.3
字节读取编程序列
7.5.4
块写入编程序列
7.5.5
块读取编程序列
8
寄存器映射
8.1
SDA 和 SCL 寄存器
8.2
配置寄存器
8.2.1
通用配置寄存器
8.2.2
PLL1 配置寄存器
8.2.3
PLL2 配置寄存器
8.2.4
PLL3 配置寄存器
8.2.5
PLL4 配置寄存器
9
应用和实施
9.1
应用信息
9.2
典型应用
9.2.1
设计要求
9.2.2
详细设计过程
9.2.2.1
扩频时钟 (SSC)
9.2.2.2
PLL 频率规划
9.2.2.3
晶体振荡器启动
9.2.2.4
通过晶体振荡器上拉下拉进行频率调节
9.2.2.5
未使用的输入和输出
9.2.2.6
在 XO 和 VCXO 模式之间切换
9.2.3
应用性能曲线图
9.3
电源相关建议
9.4
布局
9.4.1
布局指南
9.4.2
布局示例
10
器件和文档支持
10.1
文档支持
10.1.1
相关文档
10.2
接收文档更新通知
10.3
支持资源
10.4
商标
10.5
静电放电警告
10.6
术语表
11
修订历史记录
12
机械、封装和可订购信息
封装选项
机械数据 (封装 | 引脚)
PW|24
MPDS363A
散热焊盘机械数据 (封装 | 引脚)
订购信息
zhcsyd0a_oa
zhcsyd0a_pm
1
特性
符合汽车应用要求
可编程时钟发生器系列产品成员
CDCE913/CDCEL913:1 个 PLL,3 个输出
CDCE925/CDCEL925:2 个 PLL,5 个输出
CDCE937/CDCEL937:3 个 PLL,7 个输出
CDCE949:4 个 PLL,9 个输出
系统内可编程性和 EEPROM
串行可编程易失性寄存器
非易失性 EEPROM 用于存储客户设置
高度灵活的时钟驱动器
3 个用户可定义的控制输入 [S0/S1/S2],例如扩频时钟 (SSC) 选择、频率切换、输出使能或断电
为视频、音频、USB、IEEE1394 和 RFID 生成高精度时钟,并可用于 TI
DaVinci™
、
OMAP™
、DSP 的通用时钟频率
BlueTooth™
、WLAN、以太网和 GPS
可编程 SSC 调制
启用 0ppm 时钟生成
高达 230MHz 的可选择输出频率
灵活的输入计时理念
外部晶体:8MHz 至 32MHz
片上 VCXO:牵引范围 ±150ppm
单端低电压互补金属氧化物半导体 (LVCMOS) 高达 160MHz
低噪声 PLL 内核
集成了 PLL 环路滤波器元件
极低的周期抖动(典型值为 60ps)
独立的输出电源引脚
3.3V 和 2.5V
1.8V 器件电源
闩锁性能达到 100mA,
符合 JESD 78 I 类规范的要求
宽温度范围:-40°C 至 125°C
采用 TSSOP 封装
可轻松进行简易 PLL 设计和编程的开发和编程套件 (TI ClockPro)