ZHCSYD0A February 2010 – May 2025 CDCE949-Q1
PRODUCTION DATA
| 标准模式 | 快速 模式 | 单位 | ||||
|---|---|---|---|---|---|---|
| 最小值 | 最大值 | 最小值 | 最大值 | |||
| f(SCL) | SCL 时钟频率 | 0 | 100 | 0 | 400 | kHz |
| tsu(START) | 启动建立时间(在 SDA 变为低电平之前 SCL 保持高电平) | 4.7 | 0.6 | μs | ||
| th(START) | 启动保持时间(在 SDA 变为低电平之后 SCL 保持低电平) | 4 | 0.6 | μs | ||
| tw(SCLL) | SCL 低电平脉冲持续时间 | 4.7 | 1.3 | μs | ||
| tw(SCLH) | SCL 高电平脉冲持续时间 | 4 | 0.6 | μs | ||
| th(SDA) | SDA 保持时间(在 SCL 变为低电平之后 SDA 保持有效) | 0 | 3.45 | 0 | 0.9 | μs |
| tsu(SDA) | SDA 设置时间 | 250 | 100 | ns | ||
| tr | SCL/SDA 输入上升时间 | 1000 | 300 | ns | ||
| tf | SCL/SDA 输入下降时间 | 300 | 300 | ns | ||
| tsu(STOP) | STOP 设置时间 | 4.0 | 0.6 | μs | ||
| tBUF | STOP 与 START 条件之间的总线空闲时间 | 4.7 | 1.3 | μs | ||