ZHCSRW0C February 2023 – November 2025 AM68 , AM68A
PRODUCTION DATA
表 6-75、图 6-91、表 6-76 和图 6-92 说明了 MMC1/2 的时序要求和开关特性 - 高速模式。
| 编号 | 最小值 | 最大值 | 单位 | ||
|---|---|---|---|---|---|
| HS1 | tsu(cmdV-clkH) | 建立时间,在 MMC[x]_CLK 上升沿之前 MMC[x]_CMD 有效 | 2.15 | ns | |
| HS2 | th(clkH-cmdV) | 保持时间,在 MMC[x]_CLK 上升沿之后 MMC[x]_CMD 有效 | 2.26 | ns | |
| HS3 | tsu(dV-clkH) | 建立时间,在 MMC[x]_CLK 上升沿之前 MMC[x]_DAT[3:0] 有效 | 2.15 | ns | |
| HS4 | th(clkH-dV) | 保持时间,在 MMC[x]_CLK 上升沿之后 MMC[x]_DAT[3:0] 有效 | 2.26 | ns | |
图 6-91 MMC1/2 - 高速 - 接收模式| 编号 | 参数 | 最小值 | 最大值 | 单位 | |
|---|---|---|---|---|---|
| fop(clk) | 工作频率,MMC[x]_CLK | 50 | MHz | ||
| HS5 | tc(clk) | 周期时间。 MMC[x]_CLK | 20 | ns | |
| HS6 | tw(clkH) | 脉冲持续时间,MMC[x]_CLK 高电平 | 9.2 | ns | |
| HS7 | tw(clkL) | 脉冲持续时间,MMC[x]_CLK 低电平 | 9.2 | ns | |
| HS8 | td(clkL-cmdV) | 延迟时间,MMC[x]_CLK 下降沿到 MMC[x]_CMD 转换 | -2.07 | 2.07 | ns |
| HS9 | td(clkL-dV) | 延迟时间,MMC[x]_CLK 下降沿到 MMC[x]_DAT[3:0] 转换 | -2.07 | 2.07 | ns |
图 6-92 MMC1/2 - 高速 - 发送模式