如需进一步详细了解器件 IEEE 1149.1 标准测试访问端口的特性和其他说明信息,请参阅信号说明和详细说明 中的相应小节。
注: JTAG 信号拆分到器件上的两个 IO 电源域中。仅当两个 IO 电源域在相同的电压下运行并且电平转换器未插入到信号路径中时,本节中定义的时序参数才适用。在不同的电压下运行两个 IO 电源域时,以下时序参数的值未定义,因为当一些器件 IO 缓冲器在 1.8V 电压下运行,而另一些在 3.3V 电压下运行时,通过这些 IO 缓冲器的传播延迟会有所不同。这实际上降低了超出本节中所定义的值的时序裕度。当两个 IO 电源域在不同电压下运行时,JTAG 接口仍应该能正常工作,但前提是系统设计人员实施了适当的电平转换器,并降低了工作频率以适应在不同电压下运行的电平转换器和 IO 缓冲器插入的额外延迟。
表 6-101 JTAG 时序条件
| 参数 |
最小值 |
最大值 |
单位 |
| 输入条件 |
| SRI |
输入压摆率 |
0.50 |
2.00 |
V/ns |
| 输出条件 |
| CL |
输出负载电容 |
5 |
15 |
pF |
| PCB 连接要求 |
| td(Trace Delay) |
每条引线的传播延迟 |
83.5 |
1000(1) |
ps |
| td(Trace Mismatch Delay) |
所有布线之间的传播延迟不匹配 |
|
100 |
ps |
(1) 与 JTAG 信号引线相关的最大传播延迟对最大 TCK 工作频率有显著的影响。可以将跟踪延迟增加到超过该值,但必须降低 TCK 的工作频率以解决额外的跟踪延迟。