ZHCSRW0C February 2023 – November 2025 AM68 , AM68A
PRODUCTION DATA
表 6-53、图 6-75、表 6-54 和图 6-76 说明了 MCSPI 的时序要求和开关特性 - 控制器模式。
| 编号 | 最小值 | 最大值 | 单位 | ||
|---|---|---|---|---|---|
| SM4 | tsu(misoV-spiclkV) | 建立时间,在 SPI_CLK 有效边沿之前 SPI_D[x] 有效 | 2.9 | ns | |
| SM5 | th(spiclkV-misoV) | 保持时间,在 SPI_CLK 有效边沿之后 SPI_D[x] 有效 | 2 | ns | |
| 编号 | 参数 | 模式 | 最小值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| SM1 | tc(spiclk) | 周期时间,SPI_CLK | 20 | ns | ||
| SM2 | tw(spiclkL) | 脉冲持续时间,SPI_CLK 低电平 | 0.5P - 1(1) | ns | ||
| SM3 | tw(spiclkH) | 脉冲持续时间,SPI_CLK 高电平 | 0.5P - 1(1) | ns | ||
| SM6 | td(spiclkV-simoV) | 延迟时间,SPI_CLK 有效边沿到 SPI_D[x] 转换 | -2 | 2 | ns | |
| SM7 | td(csV-simoV) | 延迟时间,SPI_CSi 有效边沿到 SPI_D[x] 转换 | 5 | ns | ||
| SM8 | td(csV-spiclk) | 延迟时间,SPI_CSi 有效到 SPI_CLK 第一个边沿 | PHA = 0(2) | B - 4(3) | ns | |
| PHA = 1 (2) | A - 4(4) | ns | ||||
| SM9 | td(spiclkV-csV) | 延迟时间,SPI_CLK 最后一个边沿到 SPI_CSi 无效 | PHA = 0(2) | A - 4(4) | ns | |
| PHA = 1(2) | B - 4(3) | ns | ||||
图 6-75 SPI 控制器模式接收时序
图 6-76 MCSPI 控制器模式发送时序