时钟和计时

借助我们采用 BAW 技术的高性能时钟解决方案构建系统

parametric-filter查看所有产品
使用我们的时钟解决方案来挖掘体声波 (BAW)、分数输出分频器和耐辐射技术的巨大潜力,满足您在企业、电信、汽车、工业、测试和测量以及航天和国防应用领域的需求。借助我们的 BAW 时钟解决方案超越对抖动的要求,提高系统性能,并打造能够承受极端环境条件的产品。

按类别浏览

BAW 谐振器技术

体声波 (BAW) 是一种谐振器技术,使用压电式传导技术来生成千兆赫兹频率。

设计和开发资源

设计工具
时钟树架构编程软件

时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟解决方案。

应用软件和框架
德州仪器 (TI) 时钟和合成器 (TICS) 专业软件

德州仪器 (TI) 时钟和合成器 (TICS) 专业软件用于对具有以下前缀的产品编号的评估模块 (EVM) 进行编程:CDC、LMK 和 LMX。这些产品包括锁相环和电压控制振荡器 (PLL+VCO)、合成器和时钟器件。

应用软件和框架
PLLatinum™ 仿真工具

PLLATINUMSIM-SW 是一款仿真工具,允许用户创建我们 PLLatinum™ 集成电路的详细设计和仿真,其中包括 LMX 系列锁相环 (PLL) 和合成器。

为何选择 TI 时钟和计时产品系列?

checkmark

创新技术

我们的时钟产品采用集成式 BAW 谐振器技术、先进的 CMOS 和 SiGe 工艺,这些产品均在 TI 工厂制造。

checkmark

专为可靠性而构建

BAW 技术对机械冲击和振动等恶劣环境条件具有很高的弹性,与基于石英的解决方案相比,MTBF 降低了 100 倍。

checkmark

品类丰富的产品系列

我们的时钟产品系列以 60 余年的航天专业知识为支撑,为企业、电信、广泛的工业应用、测试和测量以及国防和航空航天等领域提供多源和高性能解决方案。

checkmark

专用设计工具和资源

使用我们的时钟树架构、PLLatinum 仿真器和 TICS Pro 工具来选择、仿真性能并对我们的时钟产品进行编程,从而简化您的设计流程。

时钟应用标准趋势

具有 BAW VCO 且适用于无线和以太网组网应用的网络同步器

TI 的网络同步器旨在满足十分严苛的抖动消除、漂移衰减、基准时钟生成和无中断切换要求。硬件解决方案随附 IEEE-1588v2 精密时间协议 (PTP) 软件栈、伺服环路、器件驱动程序、源代码和可选固件。
 
  • 针对有线和无线网络。56G/112G/224G PAM-4 串行器/解串器适用于以太网组网、4G/5G 宏、AAS、RRU、BBU 核心模块和小型蜂窝无线通信。
  • 业内出色的计时精度和合规性。全时序支持,1PPS 信号偏差远小于 +/-5ns。部分时序支持,小于 +/-1µs,PDV 超过 230µs。符合 PTP 电信规范 G8275.1 和 G.8275.2。
应用手册
ITU-T G.8262 Compliance Test Results for the LMK5C33216
ITU-T G.8262 合规性测试应用报告 
PDF | HTML
应用手册
ITU-T G.8262 Compliance Test Results for the LMK5C33216
ITU-T G.8262 合规性测试应用报告 
PDF | HTML
实现PTP的特色产品
LMK5C33216 正在供货 适用于通过 BAW 进行无线通信且采用 JESD204B 的超低抖动时钟同步器
LMK05318B 正在供货 采用 BAW 技术的超低抖动、单通道网络同步器时钟
LMK5B33216 正在供货 具有集成式 2.5GHz 体声波 VCO、16 路输出、三个 DPLL 和 APLL 的网络同步器

可实现数据转换器和 FPGA 之间同步连接的时钟解决方案

我们设计了高性能射频锁相环 (PLL) 和合成器、符合 JESD204 标准的高频时钟分配产品以及多功能抖动清除器和同步器等产品系列,可满足 JESD204B 和 JESD204C 应用的时钟要求。
 
  • 生成相位同步时钟。我们的器件包括系统基准 (SYSREF) 生成、相位同步、输出时钟相位调整、输入到输出零延迟模式和 SYSREF 窗口化等功能,可在千兆赫时钟和 SYSREF 之间实现精确计时。
  • 超低噪声。我们的 PLL 配备了多核 VCO、外部 VCO 支持和外部相位检测器支持,有助于满足十分严苛的相位噪声要求。
用户指南
How to Phase Synchronize Multiple LMX2820 Devices
介绍了使用 LMX2820 进行相位同步的理论以及相位同步的限制,并在分步指南中演示了如何设置同步
PDF | HTML
应用手册
LMX1204 Multiplier Clock Distribution Drives Large Phased-Array Systems
介绍了如何在多个通道上分配低相位噪声时钟或本机振荡器 (LO) 信号,以及如何采用在 3.2GHz 和 6.4GHz 输出之间运行的集成乘法器
PDF | HTML
技术文章
适用于雷达和 EW 应用的多通道射频收发器、低噪声时钟参考设计
此参考设计展示了基于 LMX2820 和 LMK04832 且符合 JESD204B 标准的低噪声时钟,并提供了多个 AFE7950。

PCIe 时钟和计时:第 1 代至第 6 代

PCIe 应用已远超最初的 PC 市场,囊括了数据中心、汽车和通信网络应用。我们拥有全面的 PCIe 产品系列,包括时钟发生器、扇出缓冲器、振荡器和时钟多路复用器。我们的器件支持所有 PCIe 时钟架构,包括具有 SSC、SRNS 和 SRIS 的通用时钟。

  • 系统优势。器件具有无毛刺脉冲控制逻辑、失效防护输入、低传播延迟、严格控制的输出间延迟以及高性能频率精度和 PSNR 等功能。
  • 易于使用。我们的 PCIe 产品系列提供引脚对引脚兼容的振荡器和缓冲器,以及采用小型封装尺寸的先进无基准时钟发生器。
实现PCIe 应用的特色产品
CDCE6214-Q1 正在供货 支持第 1-5 代 PCIe 且具有 2 个输入、4 个输出和内部 EEPROM 的超低功耗时钟发生器
CDCDB2000 正在供货 符合 DB2000QL 标准、适用于第 1 代到第 5 代 PCIe® 的 20 路输出时钟缓冲器

了解特色应用

有线网络
通过 TI 的 BAW 技术实现的超低抖动时钟,提高下一代 112G 和 224G PAM4 串行器/解串器时钟的信号完整性并降低总解决方案成本
无线基础设施
基于体声波的网络同步器、射频合成器和时钟分配使 TI 时钟解决方案在 4G 和 5G 网络中得到广泛应用,为 6G 设计铺平了道路
企业级
使用多源、高性能外设组件快速互连 (PCIe) 第 1 代到第 6 代和以太网时钟器件,更大限度地提高企业系统的可靠性和性能
国防
使用我们的时钟和射频合成器解决方案满足精确同步要求并提供低噪声系统
航天级
采用 TI 的抗辐射和耐辐射时钟和射频合成器解决方案,可适应极严苛的辐射环境
测试设备
通过选择 TI 的时钟和射频合成器解决方案,让您的测试设备实现更高水平的性能、速度和精度

通过 TI 的 BAW 技术实现的超低抖动时钟,提高下一代 112G 和 224G PAM4 串行器/解串器时钟的信号完整性并降低总解决方案成本

TI 的体声波 (BAW) 技术和具有出色抖动性能的广泛时钟产品系列使 TI 作为卓越的时钟供应商脱颖而出。

  • 超低抖动 (42fs) 时钟,用于 112G 和 224G PAM-4 串行器/解串器。
  • 低频 XO、TCXO 或 OCXO,无需外部低压降稳压器,具有出色的电源抑制比,可降低解决方案总成本。
  • IEEE 1588 精确时间协议 (PTP) 同步以太网解决方案。出色的抖动性能以及 D 类精确计时 PTP 软件符合 G8275.1 和 G.8275.2 规范。

特色资源

产品
  • LMK5B33216 – 具有集成式 2.5GHz 体声波 VCO、16 路输出、三个 DPLL 和 APLL 的网络同步器
  • LMK03328 – 具有两个独立 PLL 的超低抖动时钟发生器系列
  • LMK6P – 低抖动、高性能、体声波 (BAW) 固定频率 LVPECL 振荡器
设计工具和仿真
软件开发
  • TICSPRO-SW – 德州仪器 (TI) 时钟和合成器 (TICS) 专业软件

基于体声波的网络同步器、射频合成器和时钟分配使 TI 时钟解决方案在 4G 和 5G 网络中得到广泛应用,为 6G 设计铺平了道路

我们的网络同步器的无中断切换和保持性能可帮助您设计可靠的系统,同时我们的超低抖动时钟可简化 5G 设计。

  • 集成式 LDO 可在电源轨上提供小于 –75dBc 的电源抑制比。
  • 直流耦合,可轻松连接模拟前端,具有 JEDEC JESD204B 和 JESD204C 支持。
  • 电气和电子工程师学会 1588v2 精确时间协议软件提供全时序支持;1PPS 信号偏差小于 ±5ns;部分时序支持小于 ±1µs,数据包延迟变化超过 230μs。

特色资源

参考设计
  • TIDA-010230 – 适用于雷达和 EW 应用的多通道射频收发器、低噪声时钟参考设计
产品
  • LMK5C33216 – 适用于通过 BAW 进行无线通信且采用 JESD204B 的超低抖动时钟同步器
  • LMX2820 – 具有相位同步功能、JESD 和频率校准 <5µs 的 22.6GHz 宽带射频合成器
  • LMK00301 – 3-GHz 10 路输出差动扇出缓冲器/电平转换器
软件开发

使用多源、高性能外设组件快速互连 (PCIe) 第 1 代到第 6 代和以太网时钟器件,更大限度地提高企业系统的可靠性和性能

我们的 PCIe 和以太网时钟产品系列包括体声波振荡器、扇出缓冲器、时钟多路复用器和无参考时钟发生器。

  • 超低抖动有助于符合 PCIe 第 1 代到第 6 代标准,具有更大的噪声容限。
  • 低传播延迟可实现多个 PCIe 缓冲器级联。
  • 集成式 LDO 和高峰值信噪比可简化电源滤波电路。
  • 可编程输出格式,包括低功耗高速电流转向逻辑、低电压差分信号和 1.2V 至 3.3V 低压互补金属氧化物半导体。

特色资源

产品
  • LMK6H – 低抖动、高性能、体声波 (BAW) 固定频率 HCSL 振荡器
  • CDCDB2000 – 符合 DB2000QL 标准、适用于第 1 代到第 5 代 PCIe® 的 20 路输出时钟缓冲器
  • CDCE6214 – 具有一个 PLL、四个差分输出的超低功耗时钟发生器

使用我们的时钟和射频合成器解决方案满足精确同步要求并提供低噪声系统

我们的时钟产品和射频锁相环 (PLL) 可实现超低噪声性能和同步特性。

  • 高性能 PLL、外部压控振荡器 (VCO) 模式和外部相位检测器输入模式有助于满足严格的噪声要求。
  • 多核 VCO 和校准算法可实现宽带覆盖和快速跳频。
  • 相位同步、可调节性和输入窗口功能简化了符合电子器件工程联合委员会 JESD204B 和 JESD204C 标准的系统中的数千兆赫时钟同步。

特色资源

参考设计
  • TIDA-010230 – 适用于雷达和 EW 应用的多通道射频收发器、低噪声时钟参考设计
  • LMX2594PSEVM – LMX2594 具有多器件相位同步的 15GHz 射频合成器评估模块
产品
  • LMX2820 – 具有相位同步功能、JESD 和频率校准 <5µs 的 22.6GHz 宽带射频合成器
  • LMX1204 – 支持 JESD204B/C SYSREF 和相位同步的 12.8GHz 射频缓冲器、乘法器和分频器
  • LMK5B33216 – 具有集成式 2.5GHz 体声波 VCO、16 路输出、三个 DPLL 和 APLL 的网络同步器
软件开发

采用 TI 的抗辐射和耐辐射时钟和射频合成器解决方案,可适应极严苛的辐射环境

我们的高性能且功能丰富的时钟产品可帮助您在恶劣辐射环境中提供高带宽和宽射频 (RF) 覆盖范围。

  • 高度集成的单片时钟发生器和射频合成器有助于缩减星载应用的尺寸、重量和功耗。
  • 设计实践和工艺特性有助于在严苛的辐射环境中实现一致且可预测的行为。
  • 可供查看的涵盖各种器件模式的详细辐射报告和我们 60 年的航天产品专业知识有助于快速开始设计。

特色资源

参考设计
  • TIDA-010191 – 航天级、多通道、JESD204B 15GHz 时钟参考设计
产品
  • LMK04832-SEP – 耐辐射且符合 JESD204C 标准的 30krad 超低噪声 3.2GHz、15 路输出时钟抖动清除器
  • LMX2615-SP – 具有相位同步功能和 JESD204B 支持的航空级 40MHz 至 15GHz 宽带合成器
  • LMK04832-SP – 耐辐射加固保障 (RHA)、超低噪声、3.2GHz、15 路输出时钟抖动清除器
软件开发

通过选择 TI 的时钟和射频合成器解决方案,让您的测试设备实现更高水平的性能、速度和精度

我们的时钟产品和射频 (RF) 锁相环可无缝降低噪声和设计复杂性,支持从精密半导体和无线通信测试仪到实验室仪器的各种应用。

  • 配备校准算法的射频合成器可实现宽带频率覆盖和快速跳频。
  • 功能丰富的产品简化了多通道千兆赫采样系统的相位同步。
  • 超低抖动时钟缓冲器和时钟发生器支持各种高速接口,涵盖外设组件快速互连、以太网等。

特色资源

产品
  • LMX2820 – 具有相位同步功能、JESD 和频率校准 <5µs 的 22.6GHz 宽带射频合成器
  • LMX1204 – 支持 JESD204B/C SYSREF 和相位同步的 12.8GHz 射频缓冲器、乘法器和分频器
  • LMK1D1204 – 4 通道输出 LVDS 1.8V 缓冲器
软件开发

技术资源

视频系列
视频系列
TI 高精度实验室 - 时钟和计时视频
我们全面的培训视频课程涵盖从基本术语、系统噪声影响因素到更先进的设计注意事项等热门主题,可帮助您拓展时钟和计时专业知识。
应用手册
应用手册
Multi-Clock Synchronization
了解如何通过分频器复位、0 延迟或结合两种方法来同步多个器件。
document-pdfAcrobat PDF
技术文章
技术文章
如何为基于 FPGA 的设计选择出色的时钟解决方案
详细了解为基于 FPGA 的应用选择时钟解决方案的关键因素。