返回页首

产品详细信息

参数

DSP 2 C66x On-chip L2 cache/RAM 2048 KB Other on-chip memory 1024 KB Total on-chip memory (KB) 3200 Operating systems DSP/BIOS DRAM DDR3 Ethernet MAC 10/100/1000 PCI/PCIe 2 PCIe Gen2 Serial I/O Hyperlink, I2C, RapidIO, SPI, TSIP, UART I2C 1 SPI 1 Operating temperature range (C) -40 to 100, 0 to 85 UART (SCI) 2 Rating Catalog open-in-new 查找其它 C6000 浮点 DSP

特性

  • 一个 (C6655) 或两个 (C6657) TMS320C66x ™ DSP 内 核子系统 (CorePacs),每个系统都拥有
    • 850 MHz(仅 C6657),1.0 GHz 或 1.25 GHz C66x 定点/ 浮点 CPU 内核
      • 1.25 GHz 时,定点运算速度为 40 GMAC / 内核
      • 针对浮点 @ 1.25GHz 的 20 GFLOP / 内核
    • 存储器
      • 每内核 32K 字节一级程序 (L1P) 内存
      • 每核 32K 字节一级数据 (L1D) 内存
      • 每核 1024K 字节本地 L2
  • 多核共享存储器控制器 (MSMC)
    • 1024KB MSM SRAM 内存 (由 C6657 的两个 DSP C66x CorePacs 共享)
    • MSM SRAM 与DDR3_EMIF 的内存保护单元
  • 多核导航器
    • 带有队列管理器的 8192 个多用途硬件队列
    • 基于包的 DMA 支持零开销传输
  • 硬件加速器
    • 两个 Viterbi 协处理器
    • 一个 Turbo 协处理器译码器
  • 外设
    • 4 个 SRIO2.1 线道
      • 每通道支持 1.24/2.5/3.125/5G 波特率运行
      • 支持直接 I/O,消息传递
      • 支持四个 1x,两个 2x,一个 4x,和两个 1x + 一个 2x 链路配置
    • PCIe Gen2
      • 单端口支持 1 或 2 个通道
      • 每通道支持的速率高达 5 GBaud
    • HyperLink
      • 连接到其它支持资源可扩展性的 KeyStone 架构连接
      • 支持高达 40 Gbaud
    • 千兆以太网 (GbE) 子系统
      • 一个 SGMII 端口
      • 支持 10/100/1000 Mbps 工作速率
    • 32 位 DDR3 接口
      • DDR3-1333
      • 8GB 可寻址空间
    • 16 位 EMIF
    • 通用并行端口
      • 两个通道,每个 8 位或 16 位
      • 支持 SDR 和 DDR 传输
    • 两个 UART 接口
    • 两个多通道缓冲串行端口 (McBSP)
    • I2C 接口
    • 32 个 GPIO 引脚
    • SPI 接口
    • 信号量 (Semaphore) 模块
    • 8 个 64 位定时器
    • 两个片上 PLL
    • SoC 安全支持
  • 商用温度:
    • 0°C 至 85°C
  • 扩展温度范围:
    • -40°C 至 100°C
  • 扩展低温:
    • -55°C 至 100°C

open-in-new 查找其它 C6000 浮点 DSP

描述

德州仪器 (TI) KeyStone 多核架构为集成 RISC 和 DSP 内核与专用协处理器和 I/O 提供了一种高性能架构。KeyStone 是其同类解决方案中的首款,能够提供充裕的内部带宽,实现对所有处理内核、外设、 协处理器以及 I/O 顺畅的访问。这是通过四大硬件元素实现的:多核导航器、TeraNet、多核共享内存控制器以及 HyperLink。

多核导航器是一款基于包的创新管理器,可管理 8192 个队列。在把各种任务分配给这些队列时,多核导航器可提供硬件加速分发功能,将任务导向可用的适当硬件。这种基于数据包的片上系统 (SoC) 可使用 拥有2Tbps 带宽的 TeraNet 来传输数据包。多核共享内存控制器允许处理内核直接访问共享内存,避免占用 TeraNet 的带宽,这样数据包传输就不会受到内存访问的限制。

HyperLink 提供 40 Gbaud 芯片级互连,该互连让 SoC 能够协同工作。HyperLink 支持低协议开销与高吞吐量,是芯片间互连的理想接口。通过与多核导航器协同工作,HyperLink 可将任务透明地分发给串联器 件,而任务的执行就如同在本地资源上运行一样。

open-in-new 查找其它 C6000 浮点 DSP
下载

技术文档

= TI 精选相关文档
未找到结果。请清除搜索,并重试。 查看所有 80
类型 标题 下载最新的英文版本 发布
* 数据表 TMS320C6655/57 定点和浮点数字信号处理器 数据表 (Rev. A) 下载最新的英文版本 (Rev.D) 2012年 9月 25日
* 勘误表 TMS320C6654/5/7 Fixed and Floating-Point DSP Silicon Errata (Silicon Rev 1.0) 2016年 5月 19日
应用手册 How to Migrate Old CCS 3.x Projects to the Latest CCS 2020年 2月 6日
应用手册 Keystone Error Detection and Correction EDC ECC 2019年 8月 12日
应用手册 FFT 2019年 6月 11日
应用手册 KeystoneI Bootloader Resources and FAQ 2019年 5月 29日
应用手册 Keystone Multicore Device Family Schematic Checklist 2019年 5月 17日
应用手册 Hardware Design Guide for KeyStone Devices 2019年 3月 21日
应用手册 KeyStone I DDR3 interface bring-up 2019年 3月 6日
白皮书 Designing professional audio mixers for every scenario 2018年 6月 28日
用户指南 SYS/BIOS (TI-RTOS Kernel) User's Guide 2018年 2月 7日
应用手册 DDR3 Design Requirements for KeyStone Devices 2018年 1月 23日
应用手册 Thermal Design Guide for DSP and ARM Application Processors 2017年 8月 14日
用户指南 Phase-Locked Loop (PLL) for KeyStone Devices User's Guide 2017年 7月 26日
应用手册 PCI Express (PCIe) Resource Wiki for Keystone Devices 2017年 5月 19日
应用手册 Processor SDK RTOS Audio Benchmark Starterkit 2017年 4月 12日
应用手册 Power Consumption Summary for KeyStone C66x Devices 2017年 2月 2日
应用手册 KeyStone DDR3 Initialization 2016年 10月 28日
应用手册 Keystone NDK FAQ 2016年 10月 3日
更多文献资料 TMS320C6657/55/54 Power efficient high performance for process-intensive apps 2016年 5月 23日
应用手册 SERDES Link Commissioning on KeyStone I and II Devices 2016年 4月 13日
白皮书 Multicore SoCs stay a step ahead of SoC FPGAs 2016年 2月 23日
应用手册 TI DSP Benchmarking 2016年 1月 13日
应用手册 Plastic Ball Grid Array [PBGA] Application Note 2015年 8月 13日
技术文章 “Swiss Army Knife” of audio codecs 2015年 6月 26日
用户指南 Enhanced Direct memory Access 3 (EDMA3) for KeyStone Devices User's Guide 2015年 5月 6日
用户指南 Multicore Navigator (CPPI) for KeyStone Architecture User's Guide 2015年 4月 9日
白皮书 TI’s processors leading the way in embedded analytics 2015年 3月 3日
用户指南 DDR3 Memory Controller for KeyStone I Devices User's Guide 2015年 1月 20日
应用手册 TI Draco IBIS-AMI Models 2014年 10月 9日
应用手册 TI Rincewind IBIS-AMI Models 2014年 10月 9日
用户指南 Power Sleep Controller (PSC) for KeyStone Devices User's Guide 2014年 9月 4日
用户指南 Serial RapidIO (SRIO) for KeyStone Devices User's Guide 2014年 9月 3日
更多文献资料 KeyStone Lab Manual - Training 2014年 6月 5日
用户指南 System Analyzer User's Guide 2013年 11月 18日
用户指南 PCI Express (PCIe) for KeyStone Devices User's Guide 2013年 9月 30日
用户指南 Bootloader for KeyStone Architecture User's Guide 2013年 7月 15日
白皮书 Accelerating high-performance computing development with Desktop Linux SDK 2013年 7月 8日
用户指南 C66x CorePac User's Guide 2013年 6月 28日
用户指南 Memory Protection Unit (MPU) for KeyStone Devices User's Guide 2013年 6月 28日
用户指南 HyperLink for KeyStone Devices User's Guide 2013年 5月 28日
更多文献资料 OpenMP Programming for TMS320C66x Multicore DSPs 2012年 11月 5日
应用手册 SerDes Implementation Guidelines for the C66x 2012年 10月 31日
更多文献资料 TMS320C66x high-performance multicore DSPs for video surveillance 2012年 9月 6日
应用手册 Multicore Programming Guide 2012年 8月 29日
技术文章 Intelligence at the edge 2012年 8月 27日
用户指南 TMS320C6000 Assembly Language Tools v 7.3 User's Guide 2012年 8月 21日
用户指南 TMS320C6000 Optimizing Compiler v 7.3 User's Guide 2012年 8月 21日
用户指南 Ethernet Media Access Controller (EMAC) User's Guide for KeyStone Devices 2012年 7月 12日
用户指南 Universal Parallel Port (UPP) User's Guide for KeyStone Devices 2012年 6月 11日
用户指南 Multichannel Buffered Serial Port (MCBSP) User's Guide for KeyStone Devices 2012年 5月 25日
白皮书 Leveraging TI’s multicore processors for machine vision applications 2012年 5月 9日
用户指南 Semaphore2 Hardware Module for KeyStone Devices User's Guide 2012年 4月 24日
用户指南 Serial Peripheral Interface (SPI) for KeyStone Devices User’s Guide 2012年 3月 30日
用户指南 Interrupt Controller (INTC) for KeyStone Devices User's Guide 2012年 3月 27日
白皮书 Superior performance at breakthrough size, weight & power 2012年 3月 26日
用户指南 64-Bit Timer (Timer64) for KeyStone Devices User's Guide 2012年 3月 22日
白皮书 KeyStone II Multicore Tackles Asymmetric Processor Programming Challenges 2012年 2月 23日
应用手册 PCIe Use Cases for KeyStone Devices 2011年 12月 13日
用户指南 Multicore Shared Memory Controller (MSMC) for KeyStone Devices User's Guide 2011年 10月 15日
应用手册 Power Consumption Guide for the C66x 2011年 10月 6日
用户指南 Embedded Trace for KeyStone Devices User's Guide 2011年 9月 22日
用户指南 Inter-Integrated Circuit (I2C) User's Guide for the C66x DSP 2011年 9月 2日
白皮书 KeyStone Multicore SoC Tool Suite: one platform for all needs 2011年 6月 17日
用户指南 Viterbi-Decoder Coprocessor 2 (VCP2) for KeyStone Devices User's Guide 2011年 6月 10日
用户指南 External Memory Interface (EMIF16) for KeyStone Devices User's Guide 2011年 5月 24日
白皮书 Middleware/Firmware design challenges due to dynamic raw NAND market 2011年 5月 19日
应用手册 TMS320C66x DSP Generation of Devices 2011年 4月 25日
白皮书 Software-Based Ultrasound Phase Rotation Beamforming on Multi-core DSP 2011年 3月 16日
白皮书 Software-based Ultrasound Beamforming on Multi-core DSPs 2011年 3月 6日
白皮书 “KeyStone Memory Architecture”(梯形存储器架构)白皮书 2010年 12月 21日
用户指南 TMS320C649x DSP Turbo Decoder Coprocessor 3 (TCP3D) Peripheral User's Guide 2010年 11月 18日
用户指南 C66x DSP Cache User's Guide 2010年 11月 9日
应用手册 Clocking Design Guide for KeyStone Devices 2010年 11月 9日
用户指南 DRx52x Inter-Integrated Circuit (I2C) Reference Guide 2010年 11月 9日
用户指南 General-Purpose Input/Output (GPIO) User's Guide for the C66x DSP 2010年 11月 9日
应用手册 Optimizing Loops on the C66x DSP 2010年 11月 9日
用户指南 TMS320C649x DSP Universal Asynchronous Receiver/Transmitter (UART) User’s Guide 2010年 11月 9日
用户指南 Flip Chip Ball Grid Array Package Reference Guide 2005年 5月 23日
应用手册 Application Note 1281 Bumped Die (Flip Chip) Packages 2004年 5月 1日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
499
说明

TMS320C6657LS Lite 评估模块 (EVM) 是易于使用且符合成本效益的开发工具,可帮助开发人员使用 C6657、C6655 或 C6654 系列 DSP 快速着手进行设计。EVM 包括具有强大连接选项的单个板载 C6657 处理器,使客户可以在各种系统中使用此 AMC (...)

评估板 下载
eInfochips 模块上系统和 EVM
由 eInfochips 提供
说明

eInfochips is a product engineering and design services company with over 20 years of experience, 500+ product developments, and over 40M deployments in 140 countries, across the world. The company has delivered turnkey technology solutions for many Fortune 500 companies, across multiple verticals (...)

子卡 下载
Sheldon DSP-FPGA 电路板
由 Sheldon Instruments, Inc. 提供
说明
Sheldon Instruments 为 PCIe/PCI、PCI104e/PCI104、XMC/PMC 和 CompactPCI 系统设计和制造基于 DSP 的 COTS 数据采集和控制硬件,以及适用于各种应用和市场的驱动程序和实时开发软件。

如需了解有关 Sheldon 仪器的更多信息,请访问 https://sheldoninstruments.com




软件开发

软件开发套件 (SDK) 下载
适用于 C665x 处理器的处理器 SDK - 支持 TI-RTOS
PROCESSOR-SDK-C665X 处理器 SDK(软件开发套件)是统一的软件平台,适用于 TI 嵌入式处理器,设置简单,提供开箱即用的基准测试和演示。处理器 SDK 的所有版本在 TI 的广泛产品系列中保持一致,让开发人员可以无缝地在多种器件之间重用和迁移软件。处理器 SDK 和 TI 的嵌入式处理器解决方案让可扩展平台解决方案的开发变得前所未有地简单。

适用于 C66x 的处理器 SDK v.02.xx 包括对 TI-RTOS 操作系统的支持。

 

RTOS 亮点:

  • TI-RTOS 内核,一种用于 TI 器件的轻量级实时嵌入式操作系统
  • 芯片支持库、驱动程序和基本的板级支持实用程序
  • 用于多个核心和器件之间通信的处理器间通信
  • 经过优化的 C66x 算法库
  • 基本的网络协议栈和协议
  • 引导加载程序和引导实用程序

 

特性

 

其他 RTOS 特性:

  • 提供完善的驱动程序
  • 调试和仪表实用程序
  • 板级支持包
  • 演示和示例
  • 用于 RTOS 开发的 Code Composer Studio™ IDE
  • 文档

处理器 SDK 完全免费,无需向德州仪器 (TI) 支付任何运行时版税。

 

调试探测 下载
Spectrum Digital XDS200 USB 仿真器
TMDSEMU200-U Spectrum Digital XDS200 是最新 XDS200 系列 TI 处理器调试探针(仿真器)的首个模型。XDS200 系列拥有超低成本 XDS100 与高性能 XDS560v2 之间的低成本与高性能的完美平衡。此外,对于带有嵌入式缓冲跟踪器 (ETB) 的所有 ARM 和 DSP 处理器,所有 XDS 调试探针均支持内核和系统跟踪。

Spectrum Digital XDS200 通过 TI 20 引脚连接器(带有适合 TI 14 引脚、TI 10 引脚和 ARM 20 引脚的多个适配器)连接到目标板,而通过 USB2.0 高速连接 (480Mbps) 连接到主机 PC。要在主机 PC 上运行,还需要 Code Composer Studio™ IDE 许可证。

(...)

295
特性

XDS200 是最新的 JTAG 系列 TI 处理器调试探针(仿真器)。XDS200 旨在提供良好的性能和最常见的功能,定位于低成本 XDS100 和高性能 XDS560v2 之间,是用于调试 TI 微控制器、处理器和无线器件的均衡型解决方案。

XDS200 适合取代老化的 XDS510 系列 JTAG 调试器,其具有更高的 JTAG 数据吞吐量、增加了对 ARM 串行线调试模式的支持并降低了成本。

XDS200 的所有型号均顺应在现代 TI 开发板上减小空间的趋势,为此提供标准的 TI 20 引脚连接器作为与目标之间的主要 JTAG 连接。此外,所有型号都提供针对 TI 和 ARM 标准 JTAG 接头的模块化目标配置适配器(提供的适配器因型号而异)。

XDS200 支持传统的 IEEE1149.1 (JTAG)、IEEE1149.7 (cJTAG) 以及 ARM 的串行线调试 (SWD) 和串行线输出 (SWO),运行时的接口电平为 +1.5V 到 4.1V。

与传统 JTAG 相比,IEEE1149.7 或紧凑 JTAG (cJTAG) 有巨大的进步;因为它仅需使用两个引脚即可支持所有功能,可用于某些指定的 TI 无线连接微控制器中。

串行线调试 (SWD) 作为一种调试模式,也使用两个引脚,并且与 JTAG 相比能够以更高的时钟速率传输数据。串行线输出 (SWO) 多增加了一个引脚,此引脚允许对指定的 Cortex M4 微控制器执行简单的跟踪操作。

所有 XDS200 型号均支持通过 USB2.0 高速连接 (480Mbps) 连接到主机,某些型号还支持以太网 10/100Mbps。此外,某些型号支持对目标板进行功耗监控。

(...)

调试探测 下载
Blackhawk XDS560v2 系统跟踪 USB 仿真器
TMDSEMU560V2STM-U XDS560v2 System Trace 是 XDS560v2 系列高性能 TI 处理器调试探针(仿真器)的第一种型号。XDS560v2 是 XDS 系列调试探针中性能最高的一款,同时支持传统 JTAG 标准 (IEEE1149.1) 和 cJTAG (IEEE1149.7)。

XDS560v2 System Trace 在其巨大的外部存储器缓冲区中加入了系统引脚跟踪。这种外部存储器缓冲区适用于指定的 TI 器件,通过捕获相关器件级信息,获得准确的总线性能活动和吞吐量,并对内核和外设进行电源管理。此外,对于带有嵌入式缓冲跟踪器 (ETB) 的所有 ARM 和 DSP 处理器,所有 XDS 调试探针均支持内核和系统跟踪。

Blackhawk XDS560v2 System Trace 通过 MIPI HSPT 60 引脚连接器(带有适合 TI 14 引脚、TI 20 引脚和 ARM 20 (...)

995
特性

XDS560v2 是 XDS560 系列高性能 TI 处理器调试探针(仿真器)的最新型号。XDS560v2 具有整个系列中最快的速度和最多的功能,对于 TI 微控制器、处理器和无线连接微控制器的调试来说,它是最全面的解决方案。

XDS560v2 是 XDS560 调试探针系列中最先提供系统跟踪 (STM) 功能的一款,这种类型的跟踪可以通过捕获系统事件(例如处理内核的状态、内部总线和外设)来监控整个设备。大多数 XDS560v2 模型还提供系统引脚跟踪模式,在这种模式中,系统跟踪数据被送到 XDS560v2 内的外部存储器缓冲区 (128MB),因此能够捕获大量系统事件。系统引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

在 XDS560 调试探针系列中,XDS560v2 PRO TRACE 是提供内核引脚跟踪功能(指令和数据)的第二代产品,这种跟踪可以捕获内核执行的所有指令并将其发送到 XDS560v2 PRO TRACE 内的外部存储器缓冲区 (1GB)。内核引脚跟踪并不干扰系统的实时行为,而且可以捕获更多的指令。内核引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

为了支持所有类型的引脚跟踪(指令和系统),XDS560v2 的所有型号都提供标准的 60 引脚 MIPI HSPT 连接器作为与目标之间的主要 JTAG 连接。此外,所有型号都提供针对 TI 和 ARM 标准 JTAG 连接器的模块化目标适配器(提供的适配器因型号而异)。

XDS560v2 支持传统的 IEEE1149.1 (JTAG) 仿真和 IEEE1149.7 (cJTAG),运行时的 JTAG 接口电平为 1.2V 至 +4.1V。

与传统 JTAG 相比,紧凑 JTAG (cJTAG) 有巨大的进步;因为它仅需使用两个引脚即可支持所有功能,可用于某些指定的 TI 无线连接微控制器中。

所有 XDS560v2 (...)

调试探测 下载
Spectrum Digital XDS560v2 系统跟踪 USB 和以太网
TMDSEMU560V2STM-UE XDS560v2 System Trace 是 XDS560v2 系列高性能 TI 处理器调试探针(仿真器)的第一种型号。XDS560v2 是 XDS 系列调试探针中性能最高的一款,同时支持传统 JTAG 标准 (IEEE1149.1) 和 cJTAG (IEEE1149.7)。

XDS560v2 System Trace 在其巨大的外部存储器缓冲区中加入了系统引脚跟踪。这种外部存储器缓冲区适用于指定的 TI 器件,通过捕获相关器件级信息,获得准确的总线性能活动和吞吐量,并对内核和外设进行电源管理。此外,对于带有嵌入式缓冲跟踪器 (ETB) 的所有 ARM 和 DSP 处理器,所有 XDS 调试探针均支持内核和系统跟踪。

Spectrum Digital XDS560v2 System Trace 通过 MIPI HSPT 60 引脚连接器(适合 TI 14 引脚、TI 20 引脚、ARM 20 引脚和 TI 60 (...)

1495
特性

XDS560v2 是 XDS560 系列高性能 TI 处理器调试探针(仿真器)的最新型号。XDS560v2 具有整个系列中最快的速度和最多的功能,对于 TI 微控制器、处理器和无线连接微控制器的调试来说,它是最全面的解决方案。

XDS560v2 是 XDS560 调试探针系列中最先提供系统跟踪 (STM) 功能的一款,这种类型的跟踪可以通过捕获系统事件(例如处理内核的状态、内部总线和外设)来监控整个设备。大多数 XDS560v2 模型还提供系统引脚跟踪模式,在这种模式中,系统跟踪数据被送到 XDS560v2 内的外部存储器缓冲区 (128MB),因此能够捕获大量系统事件。系统引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

在 XDS560 调试探针系列中,XDS560v2 PRO TRACE 是提供内核引脚跟踪功能(指令和数据)的第二代产品,这种跟踪可以捕获内核执行的所有指令并将其发送到 XDS560v2 PRO TRACE 内的外部存储器缓冲区 (1GB)。内核引脚跟踪并不干扰系统的实时行为,而且可以捕获更多的指令。内核引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

为了支持所有类型的引脚跟踪(指令和系统),XDS560v2 的所有型号都提供标准的 60 引脚 MIPI HSPT 连接器作为与目标之间的主要 JTAG 连接。此外,所有型号都提供针对 TI 和 ARM 标准 JTAG 连接器的模块化目标适配器(提供的适配器因型号而异)。

XDS560v2 支持传统的 IEEE1149.1 (JTAG) 仿真和 IEEE1149.7 (cJTAG),运行时的 JTAG 接口电平为 1.2V 至 +4.1V。

与传统 JTAG 相比,紧凑 JTAG (cJTAG) 有巨大的进步;因为它仅需使用两个引脚即可支持所有功能,可用于某些指定的 TI 无线连接微控制器中。

所有 XDS560v2 (...)

驱动程序和库 下载
用于浮点器件的 DSP 数学函数库
MATHLIB — 德州仪器 (TI) 数学库是优化的浮点数学函数库,用于使用 TI 浮点器件的 C 编程器。这些例程通常用于计算密集型实时应用,最佳执行速度是这些应用的关键。通过使用这些例程(而不是在现有运行时支持中找到的例程),您可以在无需重写现有代码的情况下获得更快的执行速度。MATHLIB 库包括目前在现有实时支持库中提供的所有浮点数学例程。这些新函数可称为当前实时支持库名称或包含在数学库中的新名称。
特性
  • 自然 C 源码
  • 优化的 C 代码,具有内建运算符
  • 手工编码、经汇编语言优化的例程
  • C 调用的例程,可内联且与 TMS320C6000 编译器完全兼容
  • 接受单样片或向量输入的例程
  • 提供的函数经 C 模型和现有实时支持函数测试
  • 基准(周期和代码大小)
  • 使用代码生成工具 v7.2.0 进行编译
    驱动程序和库 下载
    TMS320C6000 图像库 (IMGLIB)
    SPRC264 C5000/6000 Image Processing Library (IMGLIB) is an optimized image/video processing function library for C programmers. It includes C-callable general-purpose image/video processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
    特性

    Image Analysis

    • Image boundry and perimeter
    • Morphological operation
    • Edge detection
    • Image Histogram
    • Image thresholding

    Image filtering and format conversion

    • Color space conversion
    • Image convolution
    • Image correlation
    • Error diffusion
    • Median filtering
    • Pixel expansion

    Image compression and decompression

    • Forward and (...)
    驱动程序和库 下载
    TMS320C6000 DSP 库 (DSPLIB)
    SPRC265 TMS320C6000 Digital Signal Processor Library (DSPLIB) is a platform-optimized DSP function library for C programmers. It includes C-callable, general-purpose signal-processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
    特性

    Optimized DSP routines including functions for:

    • Adaptive filtering
    • Correlation
    • FFT
    • Filtering and convolution: FIR, biquad, IIR, convolution
    • Math: Dot products, max value, min value, etc.
    • Matrix operations
    驱动程序和库 下载
    IDE、配置、编译器和调试器 下载
    C6000 代码生成工具 - 编译器
    C6000-CGT — TI C6000 C/C++ 编译器和汇编语言工具支持开发适用于 TI C6000 数字信号处理器平台的应用,包括 C66x 多核处理器、C674x 和 C64x+ 单核数字信号处理器。
    特性
    • 在 v8.3.0 和更高版本的 C6000 代码生成工具中提供:
      • 支持 C++14 标准 ISO/IEC 14882:2014(不再支持 C++03)
    • 在 v8.2.0 和更高版本的 C6000 代码生成工具中提供:
      • 将浮点值转换为无符号字符或短整型字符时,不再生成 RTS 库调用
      • 提高了 OpenCL-C 矢量类型的性能
    • 在 v8.1.0 和更高版本的 C6000 代码生成工具中提供:
      • 编译 OpenCL-C 内核时,缩短了编译时间,减小了内存使用量

    TI 编译器支持

    TI 拥有一个快速响应的活跃 E2E™ 社区,该社区为 TI 编译器提供了支持。
    IDE、配置、编译器和调试器 下载
    适用于多核处理器的 Code Composer Studio (CCS) 集成开发环境 (IDE)
    CCSTUDIO-KEYSTONE

    下载最新 Code Composer Studio 版本

    Code Composer Studio™ - 用于包括 KeyStone 处理器在内的多核 DSP 和 ARM 的集成开发环境

     

    • CCS 最新版本 - 单击下面可以下载指定主机平台的 CCSv6。
    • 其他下载 - 有关完整下载的列表,请访问 CCS 下载站点
    • 免费使用 CCS - 将生成免费许可证,支持使用低成本的 XDS100 调试探针或带有板载调试探针的电路板。还为全功能评估许可证提供 90 天的延长期。

     

    Windows        Linux     

    Code Composer Studio 是一种集成开发环境 (IDE),支持 TI 的微控制器和嵌入式处理器产品系列。Code Composer Studio 包含一整套用于开发和调试嵌入式应用的工具。它包含了用于优化的 C/C++ 编译器、源码编辑器、项目构建环境、调试器、描述器以及多种其他功能。直观的 IDE 提供了单个用户界面,可帮助您完成应用开发流程的每个步骤。熟悉的工具和界面使用户能够比以前更快地入手。Code Composer Studio 将 Eclipse 软件框架的优点和 TI 先进的嵌入式调试功能相结合,为嵌入式开发人员提供了一个引人注目、功能丰富的开发环境。

    其他信息

    开始使用

    (...)

    软件编解码器 下载
    编解码器 - 视频和语音 – 用于基于 C66x 的设备
    C66XCODECS TI 编解码器免费提供,附带生产许可且现在可供下载。所有编解码器均经过生产环境测试,可轻松集成到视频和语音应用中。在许多情况下,我们会为 C66x 平台提供和验证 C64x+ 编解码器。下载页面及每个安装程序中都包含有数据表和发行说明。

    通过单击“获取软件”按钮(上图)获得的编解码器是 TI 当前提供的经过测试的最新版本。此外,某些应用演示也提供 TI 编解码器版本。但是,演示中的编解码器版本不一定是最新版本。

    特性
    • 经现场强化和测试
    • LINUX 和 WINDOWS 安装程序
    • 采用 XDC 封装且在编解码器引擎测试中经标准 EVM 验证
    • 编码器和解码器均可用
    • 所有编解码器都兼容 eXpressDSP™,并实施 XDM 1.x 的一个接口
    • 每个编解码器数据表都指定了性能数据
    编码
    • 从 750 MHz 的单个 C66x DSP 内核器件到具有 8 个 C66x DSP 内核的 1.25GHz 多核 SoC 器件,种类齐全的 TI DSP 提供了一个可扩展的高能效平台,用于帮助实现从较低分辨率一直到全高清和超高清的编码解决方案。
    • 下表提供为了在 TI DSP 上实现各种编码解决方案而需要的 C66x DSP 内核和 TMS320C6678 器件数估算结果。
    • 支持基础配置文件、主配置文件和高配置文件。
    • 此编码器用于下面所述的性能测量。

    H.264/音视频编码 (AVC) 编码

    H.264 编码器配置文件

    分辨率和帧速率

    1.25GHz 时所需的 C66x DSP 内核数

    1.25GHz 时所需的 TMS320C6678 器件数

    基础配置文件 (BP)

    480p30

    0.5 个内核

    少于 1 个器件

    基础配置文件 (BP)

    720p30

    2 个内核

    少于 1 个器件

    基础配置文件 (BP)

    1080p30

    4 个内核

    少于 1 个器件

    基础配置文件 (BP)

    1080p60

    8 个内核*

    1 个器件*

    (...)

    软件编解码器 下载
    Vocal Technologies DSP VoIP 编解码器
    由 VOCAL Technologies, Ltd. 提供 — 经过 25 年以上的组装和 C 代码开发,VOCAL 的模块化软件套件可用于各种各样的 TI DSP 产品。产品具体包括 ATA、VoIP 服务器和网关、基于 HPNA 的 IPBX、视频监控、语音和视频会议、语音和数据射频器件、RoIP 网关、政务安全器件、合法拦截软件、医疗设备、嵌入式调制解调器、T.38 传真和 FoIP。

    如需了解有关 Vocal Technologies 的更多信息,请访问 https://www.vocal.com

    设计工具和仿真

    仿真模型 下载
    SPRM570.ZIP (415 KB) - IBIS Model
    仿真模型 下载
    SPRM572.ZIP (21 KB) - BSDL Model
    仿真模型 下载
    SPRM600.ZIP (178 KB) - Power Model
    仿真模型 下载
    SPRM742.ZIP (969314 KB) - IBIS Model
    原理图 下载
    SPRR178.ZIP (12 KB)
    原理图 下载
    SPRR183.ZIP (3 KB)

    参考设计

    参考设计 下载
    适用于基于语音的应用的音频预处理系统参考设计
    TIDEP-0099 — 此参考设计采用多个麦克风、一个波束形成算法和其他处理器,可在噪声和其他杂波中提取清晰的语音和音频。对于语音激活数字助理,在易产生噪音的环境中使用的应用数量快速增长,由此产生了对可以从嘈杂环境中提取清晰语音的系统的需求。TIDEP-0099 参考设计凭借麦克风阵列和精密的信号处理技术,可以从嘈杂的环境中提取清晰的音频。
    document-generic 原理图 document-generic 用户指南 document-generic 下载英文版本 (Rev.A)
    参考设计 下载
    通过德州仪器 (TI) 的 C6678 DSP 实现实时合成孔径雷达 (SAR) 算法的参考设计
    TIDEP0045 此 TI 设计展示了如何实现可在 TI 多核 TMS320C6678 数字信号处理器 (DSP) 上运行的实时合成孔径雷达 (SAR)。SAR 面临的主要难题之一是实时生成高分辨率图像,因为形成这种图像会涉及到计算要求非常高的信号处理流程。TI 已在 C6678 八核定点和浮点 DSP 上实现了 SAR 算法,可为您展示完整的应用性能以及它如何跨单核、双核、四核及八核 DSP 进行扩展。此参考设计从功能角度对距离多普勒 SAR 处理算法进行了模块化处理,并且将计算任务映射到了多个并行运行的内核。任务映射过程通过 OpenMP 完成。
    document-generic 原理图 document-generic 用户指南
    参考设计 下载
    采用 TMS320C6657 实现的高效 OPUS 编解码器解决方案参考设计
    TIDEP0036 TIDEP0036 参考设计演示了如何在 TMS320C6657 器件上轻松运行经 TI 优化的 Opus 编码器/解码器。由于 Opus 支持各类比特率、帧大小和采样率且均延迟极低,因而适用于语音通信、联网音频甚至高性能音频处理应用。较之 ARM 等通用处理器,此设计还通过在 DSP 上实现 Opus 编解码器来提升性能。根据通用处理器上所运行代码的优化级别,通过在 C66x TI DSP 核心上实现 Opus 编解码器即可提供 3 倍于 ARM CORTEX A-15 方案的性能。
    document-generic 原理图 document-generic 用户指南

    CAD/CAE 符号

    封装 引脚 下载
    (CZH) 625 了解详情
    (GZH) 625 了解详情

    订购与质量

    支持与培训

    可获得 TI E2E™ 论坛的工程师技术支持

    所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

    如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持