ZHCUD68B April   2025  – September 2025

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
      1. 1.3.1 外部电源或配件要求
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 硬件说明
      1. 2.1.1 功能描述和连接
        1. 2.1.1.1 电源域
        2. 2.1.1.2 LED
        3. 2.1.1.3 编码器连接器
        4. 2.1.1.4 引导模式
        5. 2.1.1.5 BoosterPack 站点
        6. 2.1.1.6 模拟电压基准
        7. 2.1.1.7 其他接头和跳线
          1. 2.1.1.7.1 USB 隔离模块
          2. 2.1.1.7.2 备用电源
          3. 2.1.1.7.3 5V 升压转换器
        8. 2.1.1.8 可编程增益放大器 (PGA)
      2. 2.1.2 调试接口
        1. 2.1.2.1 XDS110 调试探针
        2. 2.1.2.2 虚拟 COM 端口
      3. 2.1.3 备选布线
        1. 2.1.3.1 概述
        2. 2.1.3.2 GPIO35/GPIO37 布线
        3. 2.1.3.3 eQEP 路由
        4. 2.1.3.4 X1、X2 布线
        5. 2.1.3.5 PWM DAC
    2. 2.2 使用 F28E12x LaunchPad
    3. 2.3 BoosterPack
    4. 2.4 硬件版本
      1. 2.4.1 修订版 A
      2. 2.4.2 版本 E2
  9. 3软件
    1. 3.1 软件开发
      1. 3.1.1 软件工具和软件包
      2. 3.1.2 F28E12x LaunchPad 演示程序
      3. 3.1.3 在 F28E12x LaunchPad 上编写和运行其他软件
  10. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
      1. 4.2.1 LAUNCHXL-F28E12X 电路板尺寸
    3. 4.3 物料清单 (BOM)
  11. 5其他信息
    1. 5.1 常见问题解答
    2. 5.2 商标
  12. 6参考资料
    1. 6.1 参考文档
    2. 6.2 此设计中使用的其他 TI 元件
  13. 7修订历史记录

可编程增益放大器 (PGA)

F28E12x MCU 具有片上可编程增益放大器 (PGA),用于放大输入电压,以增加下游 ADC 和 CMPSS 模块的动态范围。集成的 PGA 有助于使传统上需要外部独立放大器的许多控制应用降低成本和设计工作量。通过片上集成可确认 PGA 与下游 ADC 及 CMPSS 模块兼容。软件可选增益和滤波器设置使 PGA 能够满足各种性能需求。如需有关 PGA 的更多信息,请参阅器件特定数据表和技术参考手册。

F28E12x LaunchPad 旨在优化某些 PGA 信号到 BoosterPack 连接器的路由。如果需要,此设计选择允许对片上 PGA 进行评估。一个支持引脚多路复用器的 PGA 模块支持 3 个正输入和 2 个负输入,并路由至 BoosterPack 连接器。可以在这些信号中的每一个信号上放置一个 RC 滤波器,以提供对输入信号的额外滤波。默认情况下,在每个 PGA 输入信号上放置 0Ω 串联电阻器和去耦电容器的焊盘。可以根据应用要求修改这些值。只要将 PGA 信号引入 BoosterPack 连接器,也会提供 ADC 输入。

表 2-7 汇总了可用的 PGA 信号和连接。有关完整的连接详细信息,请参阅 LAUNCHXL-F28E12X 原理图

表 2-7 PGA 信号和相关连接
Booster Pack 站点引脚位置PGA 信号ADC 输入信号注释
1J3.27PGA1_INP1ADCINA11如果需要,组装 RC 滤波器
J3.28PGA1_INP2ADCINA16如果需要,组装 RC 滤波器
J3.29PGA1_INP3ADCINA6/ADCINA21如果需要,组装 RC 滤波器
J1.2PGA1_INM1ADCINA4

在默认情况下,处于断开连接状态。根据需要跳接至板 GND 或外部电压。

J3.30

PGA1_INM2ADCINA0在默认情况下,处于断开连接状态。根据需要跳接至板 GND 或外部电压。

J3.23

PGA1_OUT

ADCINA8

用于确认 PGA1 的输出