ZHCUCX3B July   2018  – March 2025 ADS9224R , ADS9234R

 

  1.   1
  2.   ADS9224REVM-PDK
  3.   商标
  4. 1概述
    1. 1.1 ADS9224REVM-PDK 特性
    2. 1.2 ADS9224REVM 特性
  5. 2模拟接口
    1. 2.1 信号源连接器
    2. 2.2 ADC 差分输入信号驱动器
      1. 2.2.1 输入信号路径
    3. 2.3 ADS9224R 内部基准
  6. 3数字接口
    1. 3.1 适用于 ADC 数字 IO 的 multiSPI
  7. 4电源
  8. 5设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面 (GUI) 软件安装
  9. 6运行
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 寄存器映射配置工具
    3. 6.3 时域显示工具
    4. 6.4 频谱分析工具
    5. 6.5 直方图工具
  10. 7ADS9224REVM 物料清单、PCB 布局和原理图
    1. 7.1 物料清单
    2. 7.2 PCB 布局
    3. 7.3 原理图
  11. 8修订历史记录

默认跳线设置

JP1-JP2 和 JP3-JP4 分别用于将差分模拟源连接到通道 A 和通道 B 输入。此外,可以在跳线 JP1 和 JP4上使用分流器来接地负输入并支持单端信号,如节 2.1 中所述。

.图 5-1 显示了电源跳线的出厂位置和设置。

 ADS9224REVM-PDK 跳线位置图 5-1 ADS9224REVM-PDK 跳线位置

表 5-1 介绍了这些跳线的功能及其默认配置。

表 5-1 默认跳线配置
位号 默认配置 说明
JP1 开路 CHA 负差分输入。对于单端信号,可以通过对 JP1 引脚 1 和 JP1 引脚 2 进行分流来将该引脚接地。
JP2 开路 CHA 正差分输入或单端信号的输入。
JP3 开路 CHB 负差分输入。对于单端信号,可以通过对 JP1 引脚 1 和 JP1 引脚 2 进行分流来将该引脚接地。
JP4 开路 CHB 正差分输入或单端信号的输入。
JP5 开路 EEPROM 写保护功能(EEPROM 重写禁用)。
JP6 开路 外部 CONVST 已断开连接。
JP7 已安装 禁用 U8 LDO 上的关断引脚。
JP8 1-2 全差分输入放大器的负电源连接至 –230 mV。