ZHCUB02A october   2022  – may 2023

 

  1.   1
  2.   摘要
  3.   商标
  4. 1EVM 概览
    1. 1.1 ADS131B26Q1EVM-PDK 特性
    2. 1.2 ADS131B26Q1EVM-PDK 快速入门指南
  5. 2模拟接口
    1. 2.1 端子块和测试点
    2. 2.2 ADC1A 和 ADC1B
    3. 2.3 ADC2A 和 ADC2B
    4. 2.4 ADC3A 和 ADC3B
  6. 3数字接口
    1. 3.1 连接到 PHI 控制器
    2. 3.2 数字接头
    3. 3.3 时钟选项
  7. 4电源
    1. 4.1 直流/直流转换器电路
    2. 4.2 ADC 电源
    3. 4.3 电源和电压基准去耦
  8. 5ADS131B26Q1EVM-PDK 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面 (GUI) 软件安装
  9. 6ADS131B26Q1EVM-PDK 软件参考
    1. 6.1 用于 ADC 控制的全局设置
    2. 6.2 寄存器映射配置
      1. 6.2.1 寄存器映射基本知识
      2. 6.2.2 ADC1A、ADC3A 和 ADC1B、ADC3B 配置
      3. 6.2.3 ADC2A 和 ADC2B 配置
    3. 6.3 分析工具
      1. 6.3.1 时域显示
      2. 6.3.2 频谱分析工具
      3. 6.3.3 直方图分析
      4. 6.3.4 序列发生器分析
  10. 7ADS131B26Q1EVM-PDK 物料清单、PCB 布局和原理图
    1. 7.1 物料清单 (BOM)
    2. 7.2 PCB 布局
    3. 7.3 原理图
  11. 8修订历史记录

时钟选项

默认情况下,ADS131B26-Q1 在上电后使用内部振荡器。内部振荡器频率 (fCLK) 的标称频率为 8.192MHz,同时作为器件内部模拟和数字电路的主时序基准。ADC 调制器频率 (fMOD) 等于时钟频率的一半 (fMOD = fCLK / 2),并控制每个 Δ-Σ ADC 调制器内输入采样保持开关的时序。

除了内部振荡器之外,EVM 还允许用户为 ADS131B26-Q1 CLK 引脚提供外部时钟。启用外部时钟源时,用户还必须卸载 R71 并设置 DEVICE_CFG (4Ch) 位 12 = 1b。外部时钟信号可以来自:

  1. 板载晶体振荡器 (Y1),其标称频率为 8.192MHz。
  2. 连接到 SMA 连接器 (J10) 的外部时钟源。
在 EVM 上使用任一外部 ADC 时钟选项的一个优势是,能够将直流/直流转换器开关频率与 ADC 数字 sinc3 滤波器中的零同步。详细信息请参见 节 4.1图 3-1 展示了外部时钟选项的原理图。

GUID-20220921-SS0I-ZWXM-MNQX-PKBDFCJHZFCS-low.svg图 3-1 外部 ADC 时钟选项(原理图)