ZHCU887D September 2020 – January 2022 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
选定的片上 SRAM 支持奇偶校验诊断,并为数据和地址提供单独的奇偶校验位。有关支持奇偶校验的特定地址范围,请参阅器件特定数据表。在奇偶校验方案中,使用一个 3 位代码字来存储为每个 16 位数据和地址独立计算的奇偶校验数据。SRAM 的奇偶校验生成和校验逻辑位于 SRAM 包装程序中。直接在存储器输出端检查奇偶校验,并在执行数据完整性检查后将数据发送到 CPU。从 SRAM 到 CPU 的数据和地址互连不受奇偶校验保护。SRAM 奇偶校验错误会触发 NMI,并置位 ERRORSTS。SRAM 的奇偶校验逻辑在复位时启用。更多有关支持奇偶校验的存储器的信息,请参阅 TMS320F28004x MCU 器件特定数据表。