ZHCSYO8B July 2025 – October 2025 F28E120SB , F28E120SC
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 |
|---|---|---|---|---|---|
| 通用 | |||||
| ADCCLK 转换周期(5) | 160MHz SYSCLK | 12 | ADCCLK | ||
| 上电时间 | 外部基准模式 | 500 | µs | ||
| 内部基准模式 | 5000 | µs | |||
| 在 2.5V 和 3.3V 范围之间切换时采用内部基准模式。 | 5000 | µs | |||
| VREFHI 输入电流(1) | 2.5 参考资料 | 200 | µA | ||
| 1.65 参考资料 | 130 | ||||
| 内部基准电容值(2) | 2.2 | µF | |||
| 外部基准电容值(2) | 2.2 | µF | |||
| 直流特性 | |||||
| 增益误差 | 内部基准电压 | -45 | 45 | LSB | |
| 外部基准 | -5 | 5 | |||
| 偏移误差 | -5 | 5 | LSB | ||
| 通道间增益误差(4) | 2 | LSB | |||
| 通道间偏移量误差(4) | 2 | LSB | |||
| DNL 误差 | >-1 | 1 | LSB | ||
| INL 误差 | -2 | 2 | LSB | ||
| 交流特性 | |||||
| SNR(3) | VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 X1 | 67.08 | dB | ||
| VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 SYSOSCDIV4 | 62.3 | ||||
| THD(3) | VREFHI = 2.5V,fin = 100kHz | -77 | dB | ||
| SFDR(3) | VREFHI = 2.5V,fin = 100kHz | 82 | dB | ||
| SINAD(3) | VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 X1 | 66.8 | dB | ||
| VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 SYSOSCDIV4 | 62.14 | ||||
| ENOB(3) | VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 X1,单个 ADC | 10.8 | 位 | ||
| PSRR | VDDA = 3.3V 直流 + 200mV 直流至正弦(1kHz 时) |
60 | dB | ||
| PSRR | VDDA = 3.3V 直流 + 200mV 正弦(900kHz 时) |
57 | dB | ||