ZHCSYO8B July 2025 – October 2025 F28E120SB , F28E120SC
PRODUCTION DATA
ADC 输入应保持低于 VDDA + 0.3V。如果 ADC 输入高于此电平,则 ADC 可能会通过两种机制对其他通道产生干扰:
VREFHI 引脚必须保持低于 VDDA + 0.3V,以确保正常工作。如果 VREFHI 引脚超过此电平,可能会激活阻塞电路,并且 VREFHI 的内部值可能会在内部浮动至 0V,从而导致 ADC 转换不正确。