ZHCSYO8B July 2025 – October 2025 F28E120SB , F28E120SC
PRODUCTION DATA
| 信号名称 | 引脚类型 | 说明 | 48 PT | 32 VFC | 32 RHB |
|---|---|---|---|---|---|
| A0 | I | ADC-A 输入 0 | 11 | 7 | 7 |
| A1 | I | ADC-A 输入 1 | 10 | 7 | 7 |
| A2 | I | ADC-A 输入 2 | 6 | 4 | 4 |
| A3 | I | ADC-A 输入 3 | 5 | 3 | 3 |
| A4 | I | ADC-A 输入 4 | 19 | 12 | 12 |
| A5 | I | ADC-A 输入 5 | 9 | 6 | 6 |
| A6 | I | ADC-A 输入 6 | 4 | 2 | 2 |
| A7 | I | ADC-A 输入 7 | 15 | 8 | 8 |
| A8 | I | ADC-A 输入 8 | 16 | 9 | 9 |
| A9 | I | ADC-A 输入 9 | 20 | 13 | 13 |
| A10 | I | ADC-A 输入 10 | 21 | 13 | 13 |
| A11 | I | ADC-A 输入 11 | 8 | 6 | 6 |
| A12 | I | ADC-A 输入 12 | 14 | 8 | 8 |
| A14 | I | ADC-A 输入 14 | 7 | 5 | 5 |
| A15 | I | ADC-A 输入 15 | 7 | 5 | 5 |
| A16 | I | ADC-A 输入 16 | 2 | 32 | 32 |
| A19 | I | ADC-A 输入 19 | 23 | ||
| A20 | I | ADC-A 输入 20 | 24 | ||
| AIO225 | I | 用于数字输入 225 的模拟引脚 | 19 | 12 | 12 |
| AIO231 | I | 用于数字输入 231 的模拟引脚 | 11 | 7 | 7 |
| AIO232 | I | 用于数字输入 232 的模拟引脚 | 10 | 7 | 7 |
| AIO233 | I | 用于数字输入 233 的模拟引脚 | 7 | 5 | 5 |
| AIO237 | I | 用于数字输入 237 的模拟引脚 | 8 | 6 | 6 |
| AIO238 | I | 用于数字输入 238 的模拟引脚 | 14 | 8 | 8 |
| AIO239 | I | 用于数字输入 239 的模拟引脚 | 7 | 5 | 5 |
| AIO241 | I | 用于数字输入 241 的模拟引脚 | 16 | 9 | 9 |
| AIO244 | I | 用于数字输入 244 的模拟引脚 | 9 | 6 | 6 |
| AIO245 | I | 用于数字输入 245 的模拟引脚 | 15 | 8 | 8 |
| CMP1_HN0 | I | CMPSS-1 高电平比较器负输入 0 | 7 | 5 | 5 |
| CMP1_HN1 | I | CMPSS-1 高电平比较器负输入 1 | 8 | 6 | 6 |
| CMP1_HP0 | I | CMPSS-1 高电平比较器正输入 0 | 6 | 4 | 4 |
| CMP1_HP1 | I | CMPSS-1 高电平比较器正输入 1 | 8 | 6 | 6 |
| CMP1_HP2 | I | CMPSS-1 高电平比较器正输入 2 | 4 | 2 | 2 |
| CMP1_HP3 | I | CMPSS-1 高电平比较器正输入 3 | 7 | 5 | 5 |
| CMP1_HP4 | I | CMPSS-1 高电平比较器正输入 4 | 10 | 7 | 7 |
| CMP1_LN0 | I | CMPSS-1 低电平比较器负输入 0 | 7 | 5 | 5 |
| CMP1_LN1 | I | CMPSS-1 低电平比较器负输入 1 | 8 | 6 | 6 |
| CMP1_LP0 | I | CMPSS-1 低电平比较器正输入 0 | 6 | 4 | 4 |
| CMP1_LP1 | I | CMPSS-1 低电平比较器正输入 1 | 8 | 6 | 6 |
| CMP1_LP2 | I | CMPSS-1 低电平比较器正输入 2 | 4 | 2 | 2 |
| CMP1_LP3 | I | CMPSS-1 低电平比较器正输入 3 | 7 | 5 | 5 |
| CMP1_LP4 | I | CMPSS-1 低电平比较器正输入 4 | 10 | 7 | 7 |
| CMP2_HN0 | I | CMPSS-2 高电平比较器负输入 0 | 21 | 13 | 13 |
| CMP2_HN1 | I | CMPSS-2 高电平比较器负输入 1 | 14 | 8 | 8 |
| CMP2_HP0 | I | CMPSS-2 高电平比较器正输入 0 | 19 | 12 | 12 |
| CMP2_HP1 | I | CMPSS-2 高电平比较器正输入 1 | 14 | 8 | 8 |
| CMP2_HP2 | I | CMPSS-2 高电平比较器正输入 2 | 20 | 13 | 13 |
| CMP2_HP3 | I | CMPSS-2 高电平比较器正输入 3 | 21 | 13 | 13 |
| CMP2_HP4 | I | CMPSS-2 高电平比较器正输入 4 | 16 | 9 | 9 |
| CMP2_LN0 | I | CMPSS-2 低电平比较器负输入 0 | 21 | 13 | 13 |
| CMP2_LN1 | I | CMPSS-2 低电平比较器负输入 1 | 14 | 8 | 8 |
| CMP2_LP0 | I | CMPSS-2 低电平比较器正输入 0 | 19 | 12 | 12 |
| CMP2_LP1 | I | CMPSS-2 低电平比较器正输入 1 | 14 | 8 | 8 |
| CMP2_LP2 | I | CMPSS-2 低电平比较器正输入 2 | 20 | 13 | 13 |
| CMP2_LP3 | I | CMPSS-2 低电平比较器正输入 3 | 21 | 13 | 13 |
| CMP2_LP4 | I | CMPSS-2 低电平比较器正输入 4 | 16 | 9 | 9 |
| CMP3_HN0 | I | CMPSS-3 高电平比较器负输入 0 | 5 | 3 | 3 |
| CMP3_HN1 | I | CMPSS-3 高电平比较器负输入 1 | 9 | 6 | 6 |
| CMP3_HP0 | I | CMPSS-3 高电平比较器正输入 0 | 4 | 2 | 2 |
| CMP3_HP1 | I | CMPSS-3 高电平比较器正输入 1 | 9 | 6 | 6 |
| CMP3_HP2 | I | CMPSS-3 高电平比较器正输入 2 | 11 | 7 | 7 |
| CMP3_HP3 | I | CMPSS-3 高电平比较器正输入 3 | 5 | 3 | 3 |
| CMP3_HP4 | I | CMPSS-3 高电平比较器正输入 4 | 7 | 5 | 5 |
| CMP3_LN0 | I | CMPSS-3 低电平比较器负输入 0 | 5 | 3 | 3 |
| CMP3_LN1 | I | CMPSS-3 低电平比较器负输入 1 | 9 | 6 | 6 |
| CMP3_LP0 | I | CMPSS-3 低电平比较器正输入 0 | 4 | 2 | 2 |
| CMP3_LP1 | I | CMPSS-3 低电平比较器正输入 1 | 9 | 6 | 6 |
| CMP3_LP2 | I | CMPSS-3 低电平比较器正输入 2 | 11 | 7 | 7 |
| CMP3_LP3 | I | CMPSS-3 低电平比较器正输入 3 | 5 | 3 | 3 |
| CMP3_LP4 | I | CMPSS-3 低电平比较器正输入 4 | 7 | 5 | 5 |
| PGA1_INM1 | I | PGA-1 减去 1 | 19 | 12 | 12 |
| PGA1_INM2 | I | PGA-1 减去 2 | 11 | 7 | 7 |
| PGA1_INP1 | I | PGA-1 加上 1 | 8 | 6 | 6 |
| PGA1_INP2 | I | PGA-1 加上 2 | 2 | 32 | 32 |
| PGA1_INP3 | I | PGA-1 加上 3 | 4 | 2 | 2 |
| PGA1_OUT | O | PGA-1 输出 | 16 | 9 | 9 |
| VREFHI | I | ADC 高基准电压。在外部基准模式下,从外部驱动这个引脚上的高基准电压。在内部基准模式下,电压由器件驱动到该引脚。在任一模式下,在此引脚上串联至少一个 2.2µF 的电容器和一个 10Ω 的电阻器。此电容器和电阻器应放置在 VREFHI 和 VREFLO 引脚之间尽可能靠近器件的位置。在 32 QFN 封装上,VREFHI 在内部连接至 VDDA。 | 12 | 11 | 11 |
| VREFLO | I | ADC 低基准电压应连接至 VSSA | 13 | 10 | 10 |