ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
| 最小值 | 典型值 | 最大值 | 单位 | |||
|---|---|---|---|---|---|---|
| 采样动态 | ||||||
| fCLK | 串行时钟频率 | 半时钟模式 | 20 | MHz | ||
| 全时钟模式 | 40 | |||||
| tCLK | 串行时钟周期 | 半时钟模式 | 50 | ns | ||
| 全时钟模式 | 25 | |||||
| fDATA | ADC 采样频率 | 25 | 1000 | kSPS | ||
| tDATA | ADC 采样周期 (1/fDATA) | 1 | µs | |||
| SPI 接口时序 | ||||||
| tCLKL | 时钟低电平时间 | 11.25 | ns | |||
| tCLKH | 时钟高电平时间 | 11.25 | ns | |||
| t1 | CONVST 上升至第一个时钟上升沿 | 12 | ns | |||
| t2 | CONVST 高电平时间 | 10 | ns | |||
| 半时钟模式:仅限时序模式 II 和 IV | 1 | tCLK | ||||
| t3 | RD 高电平时间、半时钟模式:仅限时序模式 II、IV、SII 和 SIV | 1 | tCLK | |||
| tS1 | RD 高电平至时钟下降沿建立时间 |
5 | ns | |||
| tH1 | RD 高电平至时钟下降沿保持时间 | 5 | ns | |||
| tS2 | 输入数据有效至时钟下降沿建立时间 | 5 | ns | |||
| tH2 | 输入数据有效至时钟下降沿保持时间 | 4 | ns | |||