ZHCST23 December   2024 ADC168M102R-SEP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 开关特性
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟
        1. 6.3.1.1 模拟输入
        2. 6.3.1.2 模数转换器(ADC)
        3. 6.3.1.3 CONVST
        4. 6.3.1.4 时钟
        5. 6.3.1.5 复位
        6. 6.3.1.6 REFIOx
      2. 6.3.2 数字
        1. 6.3.2.1 M0 和 M1 的模式选择引脚
        2. 6.3.2.2 半时钟模式(上电与复位后的默认模式)
        3. 6.3.2.3 全时钟模式(双路输出模式下,能够在 1µs 内进行转换与数据读取)
        4. 6.3.2.4 2 位计数器
    4. 6.4 器件功能模式
      1. 6.4.1 断电模式和复位
        1. 6.4.1.1 断电模式
        2. 6.4.1.2 睡眠模式
        3. 6.4.1.3 自动休眠模式
        4. 6.4.1.4 复位
    5. 6.5 编程
      1. 6.5.1 读取数据输入 (RD)
      2. 6.5.2 串行数据输出 (SDOx)
        1. 6.5.2.1 模式 I
        2. 6.5.2.2 模式 II(仅限半时钟模式)
        3. 6.5.2.3 特殊读取模式 II(仅限半时钟模式)
        4. 6.5.2.4 模式 III
        5. 6.5.2.5 全差分模式 IV(仅限半时钟模式)
        6. 6.5.2.6 特殊模式 IV(仅限半时钟模式)
      3. 6.5.3 对基准 DAC 进行编程
  8. 寄存器映射
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 接地
        2. 8.4.1.2 数字接口
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 静电放电警告
    3. 9.3 术语表
    4. 9.4 商标
    5. 9.5 接收文档更新通知
    6. 9.6 支持资源
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

电气特性

推荐工作条件中规定的 AVDD 至 DVDD 的电源电压范围、VREF = 2.5V(内部)以及最大吞吐量(除非另有说明);TA = -55℃ 至 125℃ 时的最小值与最大值;
TA = 25℃、AVDD = 5V 和 DVDD = 3.3V 时的典型值
参数 测试条件 最小值 典型值 最大值 单位
模拟输入
IDCL 输入漏电流 -16 16 nA
CIN 输入电容 CHxxx 至 AGND 45 pF
CID 差分输入电容 CHxxx 至 AGND 22.5 pF
直流性能
分辨率 无丢码 16
DNL 微分非线性 半时钟模式 -2 ±0.6 2 LSB
全时钟模式 -2 ±0.8 4
INL 积分非线性 半时钟模式 -4 ±1.2 4 LSB
全时钟模式 -5 ±1.5 5
VOS 输入失调电压误差 -2.5 ±0.2 2.5 mV
VOS 匹配 ADC 至 ADC -1.5 ±0.1 1.5 mV
dVOS/dT 输入偏移误差热漂移 1 µV/℃
GERR 增益误差 -0.15 0.01 0.15 %FSR
GERR 匹配 ADC 至 ADC -0.15 0.01 0.15 %FSR
GERR/dT GERR 热漂移 1 ppm/℃
交流性能
SINAD 信噪比+失真比 VIN = 5VPP,fIN = 10kHz 88 92 dB
SNR 信噪比 VIN = 5VPP,fIN = 10kHz 89 93 dB
THD 总谐波失真 VIN = 5VPP,fIN = 10kHz -98 -90 dB
SFDR 无杂散动态范围 VIN = 5VPP,fIN = 10kHz 89 100 dB
CMRR 共模抑制比 两个 ADC,fIN = 直流至 100kHz 92 dB
PSRR 电源抑制比 75 dB
电压基准输入
VREF 基准输入电压范围 2.485 2.5 2.525 V
IREF 基准输入电流 50
CREF 外部去耦电容 22 µF
内部电压基准
基准输出 DAC 分辨率 10
VREFOUT 基准输出电压 DAC 范围:20% - 100% 0.2 x VREFOUT VREFOUT V
REFIO1,DAC = 3FFh 2.485 2.500 2.515
REFIO2,DAC = 3FFh 2.485 2.500 2.515
DNLDAC DAC DNL -5 ±1 5 LSB
INLDAC DAC INL -5 ±0.5 5 LSB
PSRRDAC 电源抑制比 73 dB
IREFOUT 输出直流电流 ±2 mA
IREFSC 输出短路电流(1) 50 mA
数字输入
输入电流(2) VIN = DVDD 至 DGND -50 50 nA
数字输入电容 5 pF
逻辑系列 带施密特触发器的 CMOS
VIH 输入高逻辑电平 DVDD = 4.5V 至 5.5V 0.7 x DVDD DVDD + 0.3 V
VIL 输入低逻辑电平 DVDD = 4.5V 至 5.5V -0.3 0.3 x DVDD V
逻辑系列 LVCMOS
VIH 输入高逻辑电平 DVDD = 2.3V 至 3.6V 2 DVDD + 0.3 V
VIL 输入低逻辑电平 DVDD = 2.3V 至 3.6V -0.3 0.8 V
数字输出
COUT 输出电容 5 pF
CLOAD 负载电容 30 pF
逻辑系列 CMOS
VIH 输出高逻辑电平 DVDD = 4.5V,ILOAD = –100uA 4.44 V
VIL 输出低逻辑电平 DVDD = 4.5V,ILOAD = 100uA 0.5 V
逻辑系列 LVCMOS
VIH 输出高逻辑电平 DVDD = 2.3V,ILOAD = –100uA DVDD – 0.2 V
VIL 输出低逻辑电平 DVDD = 2.3V,ILOAD = 100uA 0.2 V
电源
AIDD 模拟电源电流 AVDD = 3.6V 12 18 mA
AVDD = 5.5V 15 25
AVDD = 3.6V,睡眠与自动休眠模式 0.8 2
AVDD = 5.5V,睡眠与自动休眠模式 0.9 6.2
断电模式 0.15
DIDD 数字电源电流 DVDD = 3.6V,CLOAD = 10pF 1.1 3 mA
DVDD = 5.5V,CLOAD = 10pF 3 13
PD 功率耗散
(正常运行)
AVDD = DVDD = 3.6V 47.2 66.6 mW
AVDD = 5.5V,DVDD = 3.6V 86.5 135
基准输出电流不受内部限制。
数字引脚输入与输出特性由设计指定;未进行生产测试。