ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
与模式 II 相同,在模式 IV 下,在差分通道自动切换时,仅使用 SDOA 输出线路传输数据。在 M1 变为高电平后的第一次转换后(如图 6-9所示),SDOB 输出变为三态。
输出数据包括一个通道指示符,其后是 ADC 指示器和以 00 结束的 16 位转换结果。对于 CHx0,通道指示符为 0;对于 CHx1,通道指示符为 1;对于 CHAx,ADC 指示符为 0;对于 CHBx,ADC 指示符为 1。
确保 CONVST 与 RD 信号不超过一个时钟周期,以便提供正常功能,避免输出数据损坏。
该工作模式下,不支持全时钟模式。
全差分模式下,如果 CID = 0,则通道信息可用。伪差分模式下,定序器控制该模式的通道选择。利用 SEQFIFO 寄存器,正确设置通道信息。该模式下,内部 FIFO 不可用。
对 FE、SR、PDE 以及 CID CONFIG 寄存器位的更改会在下次转换开始时激活。但是,存在一个读取访问延迟。
每隔一个 RD 脉冲,更新一次寄存器。该脉冲与启动转换的脉冲或读取通道 B 转换结果的脉冲对齐;与图 6-6进行对比。