ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
通过 CONVST 上升沿(转换开始)信号,保持模拟输入。从 CONVST 到下一个时钟上升沿(系统时钟)的建立时间为 12ns(最小值)。到达时钟上升沿后,转换自动开始。转换期间(即:BUSY 为高电平时),请勿发出 CONVST 上升沿。
RD(读取数据)与 CONVST 短接,以便最大限度减少必要软件与接线。到达时钟下降沿时,器件会触发 RD 信号。因此,在时钟上升沿,激活组合信号。然后,在随后的时钟上升沿开始转换。在只有 SDOA 处于活动状态的模式下,如果使用半时钟定时,RD 与 CONVST 信号组合的最大长度为一个时钟周期。这些模式包括 II、IV、SII 和 SIV。
如果将 CONVST 与 RD 组合使用,则应确保每当开始新的转换时,CS 处于低电平。但是,如果 RD 与 CONVST 分开控制,那么不需要该条件。如果采用先入先出(FIFO)原则,则应将 CONVST 与 RD 分开控制。
转换完成后,采样电容会自动预充电至基准电压值,以便显著减少多路复用输入通道之间的串扰。