ZHCST23 December   2024 ADC168M102R-SEP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 开关特性
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟
        1. 6.3.1.1 模拟输入
        2. 6.3.1.2 模数转换器(ADC)
        3. 6.3.1.3 CONVST
        4. 6.3.1.4 时钟
        5. 6.3.1.5 复位
        6. 6.3.1.6 REFIOx
      2. 6.3.2 数字
        1. 6.3.2.1 M0 和 M1 的模式选择引脚
        2. 6.3.2.2 半时钟模式(上电与复位后的默认模式)
        3. 6.3.2.3 全时钟模式(双路输出模式下,能够在 1µs 内进行转换与数据读取)
        4. 6.3.2.4 2 位计数器
    4. 6.4 器件功能模式
      1. 6.4.1 断电模式和复位
        1. 6.4.1.1 断电模式
        2. 6.4.1.2 睡眠模式
        3. 6.4.1.3 自动休眠模式
        4. 6.4.1.4 复位
    5. 6.5 编程
      1. 6.5.1 读取数据输入 (RD)
      2. 6.5.2 串行数据输出 (SDOx)
        1. 6.5.2.1 模式 I
        2. 6.5.2.2 模式 II(仅限半时钟模式)
        3. 6.5.2.3 特殊读取模式 II(仅限半时钟模式)
        4. 6.5.2.4 模式 III
        5. 6.5.2.5 全差分模式 IV(仅限半时钟模式)
        6. 6.5.2.6 特殊模式 IV(仅限半时钟模式)
      3. 6.5.3 对基准 DAC 进行编程
  8. 寄存器映射
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 接地
        2. 8.4.1.2 数字接口
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 静电放电警告
    3. 9.3 术语表
    4. 9.4 商标
    5. 9.5 接收文档更新通知
    6. 9.6 支持资源
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

REFIOx

ADC168M102R-SEP 包括一个低漂移 2.5V 内部基准源。这个源将馈入 2 个由寄存器控制的 10 位串型 DAC。通过采用这种架构,REFIOx 上的基准电压可在 2.44mV 阶跃下进行编程并根据应用要求进行调整,而无需额外的外部组件。实际输出电压使用 方程式 3计算,其中 CODE 是 REFDACx 寄存器内容的十进制值:

方程式 3. ADC168M102R-SEP

基准 DAC 在代码 508 (0x1FC) 处有一次固定转换。在此代码处,DAC 显示传递函数高达 10mV 的跳变。表 6-3 列出了一些内部基准 DAC 设置的示例。但是,为了提供适当的性能,请勿将 REFDACx 输出电压设为低于 0.5V。

表 6-3 REFDACx 设置示例
VREFOUT(标称值)十进制代码二进制代码十六进制
代码
0.5000V20500 1100 11010CDh
1.2429V50701 1111 11001FBh
1.2427V50801 1111 11011FCh
2.5000V102311 1111 11113FFh

每个 REFIOx 输出端上至少需要 22μF 电容才能让基准保持稳定。如果连接了基准电容,稳定时间为 8ms(最大值)。基准电容值太小会降低器件的 DNL、INL 和交流性能。默认情况下,两个基准输出端都会被禁用,并且上电后各自的值将设置为 2.5V。

对于使用外部基准源的应用场景,会使用 CONFIG 寄存器中的 RPD 位禁用内部基准(默认)(请参阅 数字部分)。REFIOx 引脚直接连接至 ADC 上;因此,内部开关会在该引脚上产生信号尖峰。因此,应将外部 22µF 电容器连接至模拟接地端 (AGND) 以稳定基准输入电压。

让禁用的 REFIOx 引脚保持悬空或直接连接至 AGND 或 RGND 上。

可使用 REFCM 寄存器中的 Rxx 位分别选择每个基准 DAC 输出端作为每个通道输入的源。图 6-3 显示了内部电路的简化框图。

ADC168M102R-SEP 基准选择电路图 6-3 基准选择电路