ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
与特殊模式 II 下的情况一样,该器件还为模式 IV 提供特殊的读取模式。如 图 6-10 所示,在此模式下,通过触发单个 RD 脉冲,可以读取转换的两个数据结果。在本例中,将 CONFIG 寄存器中的 SR 位设置为 1。CONVST 和 RD 引脚仍然连接在一起,但每 40 个时钟周期发出一次,而不是每 20 个时钟周期发出一次。为避免输出数据损坏,应确保该模式下的 RD 信号不超过一个时钟周期。
SDOA 引脚上会相应提供数据。
如 图 6-10 所示,如果启用了自动睡眠断电模式,则在下一次转换期间会显示转换结果。
使用此模式实现全差分或伪差分输入(在伪差分模式下,定序器控制多路复用器)。如果 CID 仅在全差分模式下为 0(CID 在伪差分模式下强制设为 1),则通道信息可用。
内部 FIFO 在此模式下可用;使用该模式时,通过单个读取脉冲即可读取所有存储的转换数据。首次使用 FIFO 时,确保该 FIFO 存满数据以提供适当的功能。