ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
根据被更新的 DAC,通过发出 RD 脉冲来设置内部基准 DAC。确保提供一个具有 R[1:0] = 01 和 A[3:0] = X010 或 X101 的控制字。此后,如 图 6-11 所示,生成带有控制字的第二个 RD 脉冲,该控制字以忽略前五位开始。基准功率控制之后是使用相应的 10 位 DAC 值。
要验证 DAC 设置,应在提供包含 R[1:0] = 01 和 A[3:0] = 0011 或 0110 的控制字时生成 RD 脉冲。此控制字将相应 DAC 寄存器的读取访问初始化。再次触发 RD 线路会使 SDOA 输出端提供 16 位 DAC 寄存器值,后面跟随 0000。但是,请确保通道信息已禁用(CID 为 1)。当通道信息被启用(CID 为 0)时,数据输出的头两位包含当前选择的模拟输入通道指示符。16 位 DAC 寄存器的内容后跟一个额外的 00。如果是 CHx0,通道指示符为 0;如果是 CHx1,则为 1。虽然寄存器内容在 SDOA 上有效 (图 6-11),但通道 Ax 的转换结果将丢失(如果一个转换是并行执行的)。通道 Bx 的转换结果在 SDOB 上有效(如果启用),且 SDI 上的数据将被忽略。
上电后 DAC 寄存器的默认值为 7FFh,对应两个 REFIOx 引脚上的 2.5V 禁用基准电压。