ZHCST23 December   2024 ADC168M102R-SEP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 开关特性
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟
        1. 6.3.1.1 模拟输入
        2. 6.3.1.2 模数转换器(ADC)
        3. 6.3.1.3 CONVST
        4. 6.3.1.4 时钟
        5. 6.3.1.5 复位
        6. 6.3.1.6 REFIOx
      2. 6.3.2 数字
        1. 6.3.2.1 M0 和 M1 的模式选择引脚
        2. 6.3.2.2 半时钟模式(上电与复位后的默认模式)
        3. 6.3.2.3 全时钟模式(双路输出模式下,能够在 1µs 内进行转换与数据读取)
        4. 6.3.2.4 2 位计数器
    4. 6.4 器件功能模式
      1. 6.4.1 断电模式和复位
        1. 6.4.1.1 断电模式
        2. 6.4.1.2 睡眠模式
        3. 6.4.1.3 自动休眠模式
        4. 6.4.1.4 复位
    5. 6.5 编程
      1. 6.5.1 读取数据输入 (RD)
      2. 6.5.2 串行数据输出 (SDOx)
        1. 6.5.2.1 模式 I
        2. 6.5.2.2 模式 II(仅限半时钟模式)
        3. 6.5.2.3 特殊读取模式 II(仅限半时钟模式)
        4. 6.5.2.4 模式 III
        5. 6.5.2.5 全差分模式 IV(仅限半时钟模式)
        6. 6.5.2.6 特殊模式 IV(仅限半时钟模式)
      3. 6.5.3 对基准 DAC 进行编程
  8. 寄存器映射
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 接地
        2. 8.4.1.2 数字接口
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 静电放电警告
    3. 9.3 术语表
    4. 9.4 商标
    5. 9.5 接收文档更新通知
    6. 9.6 支持资源
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

对基准 DAC 进行编程

根据被更新的 DAC,通过发出 RD 脉冲来设置内部基准 DAC。确保提供一个具有 R[1:0] = 01 和 A[3:0] = X010 或 X101 的控制字。此后,如 图 6-11 所示,生成带有控制字的第二个 RD 脉冲,该控制字以忽略前五位开始。基准功率控制之后是使用相应的 10 位 DAC 值。

要验证 DAC 设置,应在提供包含 R[1:0] = 01 和 A[3:0] = 0011 或 0110 的控制字时生成 RD 脉冲。此控制字将相应 DAC 寄存器的读取访问初始化。再次触发 RD 线路会使 SDOA 输出端提供 16 位 DAC 寄存器值,后面跟随 0000。但是,请确保通道信息已禁用(CID 为 1)。当通道信息被启用(CID 为 0)时,数据输出的头两位包含当前选择的模拟输入通道指示符。16 位 DAC 寄存器的内容后跟一个额外的 00。如果是 CHx0,通道指示符为 0;如果是 CHx1,则为 1。虽然寄存器内容在 SDOA 上有效 (图 6-11),但通道 Ax 的转换结果将丢失(如果一个转换是并行执行的)。通道 Bx 的转换结果在 SDOB 上有效(如果启用),且 SDI 上的数据将被忽略。

上电后 DAC 寄存器的默认值为 7FFh,对应两个 REFIOx 引脚上的 2.5V 禁用基准电压。

ADC168M102R-SEP DAC 寄存器写入和读取访问时序(SDOx 均为活动状态且 CID = 0)图 6-11 DAC 寄存器写入和读取访问时序(SDOx 均为活动状态且 CID = 0)