ZHCSQL1A May   2022  – December 2025 DP83TC813R-Q1 , DP83TC813S-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 时序图
    8. 6.8 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 诊断工具套件
        1. 7.3.1.1 信号质量指示器
        2. 7.3.1.2 静电放电检测
        3. 7.3.1.3 时域反射法
        4. 7.3.1.4 电压感测
        5. 7.3.1.5 BIST 和环回模式
          1. 7.3.1.5.1 数据生成器和校验器
          2. 7.3.1.5.2 xMII 环回
          3. 7.3.1.5.3 PCS 环回
          4. 7.3.1.5.4 数字环回
          5. 7.3.1.5.5 模拟环回
          6. 7.3.1.5.6 反向环回
      2. 7.3.2 合规性测试模式
        1. 7.3.2.1 测试模式 1
        2. 7.3.2.2 测试模式 2
        3. 7.3.2.3 测试模式 4
        4. 7.3.2.4 测试模式 5
    4. 7.4 器件功能模式
      1. 7.4.1  断电
      2. 7.4.2  复位
      3. 7.4.3  待机
      4. 7.4.4  正常
      5. 7.4.5  睡眠确认
      6. 7.4.6  睡眠请求
      7. 7.4.7  睡眠失败
      8. 7.4.8  睡眠
      9. 7.4.9  唤醒
      10. 7.4.10 TC10 系统示例
      11. 7.4.11 媒体相关接口
        1. 7.4.11.1 100BASE-T1 主模式和 100BASE-T1 从模式配置
        2. 7.4.11.2 自动极性检测和校正
        3. 7.4.11.3 Jabber 检测
        4. 7.4.11.4 交错检测
      12. 7.4.12 MAC 接口
        1. 7.4.12.1 媒体独立接口
        2. 7.4.12.2 简化媒体独立接口
        3. 7.4.12.3 简化千兆位媒体独立接口
        4. 7.4.12.4 串行千兆位媒体独立接口
      13. 7.4.13 串行管理接口
        1. 7.4.13.1 直接寄存器访问
        2. 7.4.13.2 扩展寄存器空间访问
        3. 7.4.13.3 写入操作(无后增量)
        4. 7.4.13.4 读取操作(无后增量)
        5. 7.4.13.5 写入操作(有后增量)
        6. 7.4.13.6 读取操作(有后增量)
    5. 7.5 编程
      1. 7.5.1 搭接配置
      2. 7.5.2 LED 配置
      3. 7.5.3 PHY 地址配置
  9. 寄存器映射
    1. 8.1 寄存器访问汇总
    2. 8.2 DP83TC813 寄存器
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
        1. 9.2.1.1 物理媒体连接
          1. 9.2.1.1.1 共模扼流圈建议
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
        1. 9.4.1.1 信号布线
        2. 9.4.1.2 返回路径
        3. 9.4.1.3 金属浇注
        4. 9.4.1.4 PCB 层堆叠
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 社区资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

信号布线

PCB 布线存在损耗,长布线会降低信号质量。布线必须尽可能短。除非另有说明,否则所有信号布线必须为 50Ω 单端阻抗。差分布线必须为 50Ω 单端和 100Ω 差分。确保阻抗始终可控。阻抗不连续性会产生反射,从而导致发射和信号完整性问题。对于所有信号布线(特别是差分信号对),必须避免出现残桩。

DP83TC813S-Q1 DP83TC813R-Q1 差分信号布线图 9-10 差分信号布线

在差分对内,布线必须相互平行,长度匹配。匹配的长度可充分减小延迟差异,避免增加共模噪声和发射。长度匹配对 MAC 接口连接也很重要。所有发送信号布线的长度必须相互匹配,所有接收信号布线的长度也必须相互匹配。对于 SGMII 差分布线,请建议将偏差不匹配保持在 20ps 以下。

理想情况下,信号路径布线上不得出现交叉。高速信号布线必须在内部层上布线,以提高 EMC 性能。然而,过孔会导致阻抗不连续情形发生,必须最大限度减少过孔情形。在同一层布线差分信号对。不同层的信号之间至少要有一个返回路径平面,否则不得存在交叉情形。差分对之间必须始终保持恒定的耦合距离。为提高便利性和效率,TI 建议首先布线关键信号(即 MDI 差分对、基准时钟和 MAC IF 布线)。