ZHCAFT6 September   2025 AM623 , AM625 , AM62L

 

  1.   1
  2.   摘要
  3.   商标
  4. 简介
  5. AM62x 与 AM62Lx 概述
  6. 电源架构和 PMIC 注意事项
  7. IO 电压域和信号电平
    1. 4.1 双电压 IO 组与仅 1.8V IO 组
    2. 4.2 缓冲器类型和失效防护 IO
  8. 外设接口变更
    1. 5.1 存储器接口
    2. 5.2 连接
    3. 5.3 媒体接口和显示接口
    4. 5.4 模拟接口和其他接口
  9. 引导配置和复位更改
  10. 封装和布局注意事项
    1. 7.1 BGA 封装选项
    2. 7.2 热耗散和功率耗散
  11. 总结
  12. 术语和首字母缩略词
  13. 10参考资料

连接

大多数高速连接相同,但由于电压差异以及移除了一些功能,需要进行更改。连接接口差异表重点介绍了用于网络和串行连接的接口差异。

有关更多详细信息,请参阅相应的 AM62x Sitara™ 处理器数据表AM62Lx Sitara™ 处理器数据表中的外设一节。

表 5-2 连接接口差异
接口 AM62x AM62Lx 设计说明
以太网 (RGMII)
  • 1.8V 或 3.3V IO
  • 网络引导
  • 仅限 1.8V IO
  • 无网络引导
对于 AM62Lx,使用支持 1.8V 电压的 PHY;移除以太网引导电路。
CAN-FD/UART
  • 支持唤醒功能
  • 已连接的 VDDSHV_CANUART (1.8V/3.3V)
  • 不支持唤醒功能
  • 不支持无 VDDSHV_CANUART
验证电压域对齐。对于 AM62Lx,使用 EXT_WAKEUP/EXTINTn 进行唤醒。
USB 2.0
  • 2 个端口
  • 可配置模式
  • 集成型 PHY
  • VBUS 监视
不适用
SPI/McASP
  • 4× SPI
  • 3 个 McASP
  • 4× SPI
  • 3 个 McASP
验证电压域对齐。