ZHCABB1B August   2021  – January 2023 AM68 , AM68A , AM69 , AM69A , DRA821U , DRA829V , TDA4VM

 

  1.   摘要
  2.   商标
  3. 1引言
    1. 1.1 特性
      1. 1.1.1 支持的特性(版本 0.10.0)
      2. 1.1.2 不支持的特性(版本 0.10.0)
    2. 1.2 电子表格概述
      1. 1.2.1 输入工作表
      2. 1.2.2 输出工作表
      3. 1.2.3 其他工作表
    3. 1.3 默认 SDK 配置
  4. 2定制 DDR 配置
    1. 2.1 Config 工作表
      1. 2.1.1 系统配置
      2. 2.1.2 存储器突发配置
    2. 2.2 DRAMTiming 工作表
      1. 2.2.1 延迟参数
      2. 2.2.2 非延迟参数
    3. 2.3 IO 控制工作表
      1. 2.3.1 确定 IO 设置
      2. 2.3.2 处理器/DDR 控制器 IO
      3. 2.3.3 DRAM I/O
  5. 3软件注意事项
    1. 3.1 更新 U-Boot
      1. 3.1.1 更新 DDR 寄存器设置
      2. 3.1.2 更新源以设置可用存储器大小
    2. 3.2 更新 RTOS PDK
      1. 3.2.1 更新 DDR 寄存器设置
  6. 4疑难解答指南
    1. 4.1 主题/问题
      1. 4.1.1 主题 1
      2. 4.1.2 主题 2
      3. 4.1.3 主题 3
  7. 5参考文献
  8.   修订历史记录

更新 DDR 寄存器设置

若要更新 DDRSS 寄存器设置,应遵循以下步骤:

  1. 所有用户输入工作表都完成后,导航至“RTOS”工作表,选择工作表顶部的“Save RTOS Header File”按钮保存头文件。出现提示时,将文件保存到 RTOS PDK 源代码,替换相应板卡包含文件夹内的 board_ddrRegInit.h 文件。示例目录路径如下:
    1. TDA4VM EVM:<RTOS_INSTALL_DIR>/pdk_jacinto_xx_xx_xx/packages/ti/board/src/j721e_evm/include/
    2. DRA821x EVM:<RTOS_INSTALL_DIR>/pdk_jacinto_xx_xx_xx/packages/ti/board/src/j7200_evm/include/
  2. 根据相应 SDK 文档所概述的步骤重新构建二进制文件。