ZHCSUJ5 March 2025 TPS1689
ADVANCE INFORMATION
如果应用需要更高电流输入保护以及用于遥测、控制和可配置性的数字接口,则可以使用与 TPS1689 并联的一个或多个 TPS1685 器件,如 图 7-2 所示。
在此配置中,TPS1689 担任主器件,控制链中指定为辅助器件的其他 TPS1685x 器件。此配置通过按如下方式连接主器件来实现:
通过 R-C 滤波器将 VDD 连接至 IN。
通过电容器将 DVDT 连接至 GND。
通过电容器将 IREF 连接至 GND。
通过电阻器将 IMON 连接至 GND。
通过电阻器将 ILIM 连接至 GND。
必须按以下方式连接辅助器件:
通过 R-C 滤波器将 VDD 连接至 IN。
将 MODE 引脚连接至 GND。
ITIMER 引脚保持开路。
通过电阻器将 ILIM 连接至 GND。
必须将所有器件的以下引脚连接在一起:
IN
OUT
EN/UVLO
DVDT
SWEN
PGOOD
IMON
IREF
TEMP
在此配置中,所有器件同时上电和启用。
TPS1689 监视 VIN、VOUT、IMON 和 TEMP 组合,并通过 PMBus® 遥测接口进行报告。
默认情况下,所有器件的 OVLO 阈值均设置为最大值。对于 TPS1685x 器件,OV 阈值在硬件中是固定值,无法更改。通过对 VIN_OV_FLT 寄存器进行 PMBus® 写入,可以降低 TPS1689 OV 阈值。在这种情况下,TPS1689 在 OV 条件下使用 SWEN 引脚关闭 TPS1685x 器件。
所有器件的 UVLO 阈值均由 EN/UVLO 引脚上从 IN 到 GND 的外部电阻分压器设置。通过对 VIN_UV_FLT 寄存器进行 PMBus® 写入,可以更改 TPS1689 UV 阈值。在这种情况下,TPS1689 在 UV 条件下使用 SWEN 引脚关闭 TPS1685x 器件。
在浪涌期间,所有器件的输出均基于 DVDT 电容器一起斜升。但是,通过对 DEVICE_CONFIG[10:9] 寄存器进行 PMBus® 写入,可以配置 TPS1689 DVDT 源电流,以更改整个链的浪涌行为。TPS1689 控制整个链的 DVDT 斜升速率,辅助器件只需遵循斜升速率即可。
TPS1689 使用其内部 DAC 设置 VIREF 阈值电压,从而控制并行链的整体过流阈值。VIREF 电压可以通过 PMBus® 进行编程,从而更改过流阈值。
TPS1689 通过对 OC_TIMER 寄存器进行 PMBus® 写入,控制整个系统的瞬态过流消隐间隔 (tOC_TIMER)。数字计时器到期后,TPS1689 会拉低 SWEN 引脚以向所有器件发出信号,从而同时断开电路。
系统电源正常 (PGOOD) 指示是所有单独器件 PGOOD 指示的组合。所有器件将其各自的 PGOOD 引脚保持低电平,直到其电源 FET 完全导通。所有器件达到稳定状态后,会释放其各自的 PGOOD 引脚下拉,并且整个链的 PGOOD 信号被置为高电平。TPS1685x 辅助器件仅在启动期间控制系统 PGOOD 置位。处于稳定状态后,只有 TPS1689 根据 VOUT_PGTH 寄存器设置控制 PGOOD 的取消置位。
整个系统的故障指示 (FLT) 由 TPS1689 提供。但是,每个辅助器件也会独立将自己的 FLT 置为有效。
上电:上电或启用后,所有电子保险丝器件最初都将其 SWEN 保持在低电平,直到内部块正确偏置和初始化为止。之后,每个器件都会释放自己的 SWEN。在所有器件释放其 SWEN 后,组合的 SWEN 变为高电平,并且这些器件已准备好同时导通其各自的 FET。
浪涌:在浪涌期间,由于 DVDT 引脚一起连接到单个 DVDT 电容器,因此所有器件以相同的压摆率 (SR) 启用输出。根据 方程式 13 和 方程式 14 选择公共的 DVDT 电容器 (CDVDT)。
有关更多详细信息,请参阅 节 6.3.4.1 段。
内部平衡电路可确保在启动期间在所有器件之间均衡负载电流。此操作可防止某些器件导通速度比其他器件更快并且与其他器件相比承受更大热应力的情况。这会阻止并联链过早关闭或部分关闭,甚至导致造成器件 SOA 损坏。电流平衡方案可确保链的浪涌能力根据并联连接的器件数量而扩缩,从而确保在启动期间以更大的输出电容或更高的负载成功启动。在启动期间,所有器件将其各自的 PGOOD 信号保持为低电平。输出完全斜升并达到稳定状态后,每个器件都会释放自己的 PGOOD 下拉。由于所有器件的 DVDT 引脚连接在一起,因此所有器件的内部栅极高电平检测同步进行。器件之间可能存在某种阈值或时序不匹配,从而导致以交错方式将 PGOOD 置为有效。不过,由于所有器件的 PGOOD 引脚连接在一起,只有在所有器件都释放其 PGOOD 下拉之后,组合的 PGOOD 信号才会变为高电平。这会向下游负载发出信号,表明可以获取电源。
稳定状态:在稳定状态期间,所有器件都使用主动均流机制几乎平均分摊电流,该机制会主动调节相应器件 RDSON,以在并联链中的所有器件上均匀分配电流。PGOOD 置为有效后,仅由 TPS1689 根据 VOUT_PGTH 寄存器设置来控制取消置位。
稳定状态期间的过流:并联链的断路器阈值基于系统总电流,而不是基于流过各个器件的电流。为此,将所有器件的 IMON 引脚一起连接到一个连接到 GND 的电阻器 (RIMON)。同样,所有器件的 IREF 引脚连接在一起,TPS1689 使用内部可编程 DAC (VIREF),为所有器件中的过流保护模块生成公共基准。此操作有助于尽可能地减小 IIREF 差异对器件之间过流阈值的整体不匹配的影响。
在这种情况下,请按照下面的公式选择 RIMON:
每个器件的启动电流限制和有源电流均流阈值可使用 ILIM 引脚独立设置。必须根据下面的公式选择 TPS1689 和 TPS1685 的 RILIM 值。
其中 N = 并联链中的器件数 (1 × TPS1689 + (N - 1) × TPS1685x)
其他不同的情况:IREF 引脚可通过具有低阻抗的外部精确电压基准驱动。
在过流事件期间,同时触发所有器件的过流检测。这进而触发 TPS1689 中的过流消隐计时器 (OC_TIMER)。TPS1689 使用 OC_TIMER 到期事件作为触发器来将所有器件的 SWEN 拉至低电平,从而同时针对整个链路启动断路器操作。此机制可确保器件之间电流分布、过流阈值和 OC_TIMER 间隔不匹配不会降低整个并联链的断路器阈值或过流消隐间隔的精度。不过,辅助器件也会维护其备用过流计时器,并且当主器件未能在特定的时间间隔内关断整个链时触发关断整个链。
严重过流(短路):如果输出端存在严重故障(例如,通过低阻抗路径短接到地),电流会快速累积到很高的值并在每个器件中触发快速跳变响应。这些器件使用两个阈值实现快速跳变保护 – 一个是用户可调节的阈值,另一个是固定的阈值(仅在稳定状态期间为 IFFT)。在快速跳变之后,TPS1689 依靠 DEVICE_CONFIG 寄存器中的 SC_RETRY 配置位设置,确定整个链是进入闩锁故障,还是以电流限制方式重新启动来执行快速恢复。如果它进入闩锁故障,器件将保持闩锁状态,直到器件下电上电或重新启用,或者在延迟一段时间后根据 RETRY_CONFIG 寄存器设置自动重试。