ZHCSE98K October 2014 – February 2024 TMS320F28075 , TMS320F28075-Q1 , TMS320F28076
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
| 终端 | I/O/Z(1) | 说明 | |||
|---|---|---|---|---|---|
| 名称 | 多路复用器位置 | PTP 引脚 编号 | PZP 引脚 编号 | ||
| ADC、DAC 和比较器信号 | |||||
| VREFHIA | 37 | 19 | I | ADC-A 高基准电压。必须由外部电路将此电压驱动至该引脚。在此引脚上放置至少一个 1µF 电容器。此电容器应放置在 VREFHIA 和 VREFLOA 引脚之间且尽可能靠近器件。 注意:请勿从外部加载此引脚。 | |
| VREFHIB | 53 | 37 | I | ADC-B 高基准电压。必须由外部电路将此电压驱动至该引脚。在此引脚上放置至少一个 1µF 电容器。此电容器应放置在 VREFHIB 和 VREFLOB 引脚之间且尽可能靠近器件。 注意:请勿从外部加载此引脚。 | |
| VREFHID | 55 | – | I | ADC-D 高基准电压。必须由外部电路将此电压驱动至该引脚。在此引脚上放置至少一个 1µF 电容器。此电容器应放置在 VREFHID 和 VREFLOD 引脚之间且尽可能靠近器件。 注意:请勿从外部加载此引脚。 | |
| VREFLOA | 33 | 17 | I | ADC-A 低基准电压。 在 PZP 封装上,引脚 17 双键连接至 VSSA 和 VREFLOA。在 PZP 封装上,引脚 17 必须连接到系统板上的 VSSA 。 | |
| VREFLOB | 50 | 34 | I | ADC-B 低基准电压 | |
| VREFLOD | 51 | – | I | ADC-D 低基准电压 | |
| ADCIN14 | 44 | 26 | I | 到所有 ADC 的输入 14。此引脚可用作通用 ADCIN 引脚或可用于通过外部基准对 ADC 进行校准。 | |
| CMPIN4P | I | 比较器 4 正输入 | |||
| ADCIN15 | 45 | 27 | I | 到所有 ADC 的输入 15。此引脚可用作通用 ADCIN 引脚或可用于通过外部基准对 ADC 进行校准。 | |
| CMPIN4N | I | 比较器 4 负输入 | |||
| ADCINA0 | 43 | 25 | I | ADC-A 输入 0。在 ADC 输入或 DAC 输出模式中,此引脚上有一个无法禁用的 50kΩ 内部下拉电阻器。 | |
| DACOUTA | O | DAC-A 输出 | |||
| ADCINA1 | 42 | 24 | I | ADC-A 输入 1。在 ADC 输入或 DAC 输出模式中,此引脚上有一个无法禁用的 50kΩ 内部下拉电阻器。 | |
| DACOUTB | O | DAC-B 输出 | |||
| ADCINA2 | 41 | 23 | I | ADC-A 输入 2 | |
| CMPIN1P | I | 比较器 1 正输入 | |||
| ADCINA3 | 40 | 22 | I | ADC-A 输入 3 | |
| CMPIN1N | I | 比较器 1 负输入 | |||
| ADCINA4 | 39 | 21 | I | ADC-A 输入 4 | |
| CMPIN2P | I | 比较器 2 正输入 | |||
| ADCINA5 | 38 | 20 | I | ADC-A 输入 5 | |
| CMPIN2N | I | 比较器 2 负输入 | |||
| ADCINB0 | 46 | 28 | I | ADC-B 输入 0。在 ADC 输入或 DAC 基准模式中,此引脚上有一个连接至 VSSA 且无法禁用的 100pF 电容器。如果将此引脚用作片上 DAC 的基准,请在此引脚上放置至少一个 1µF 电容器。 | |
| VDAC | I | 片上 DAC 的可选外部基准电压。在 ADC 输入或 DAC 基准模式中,此引脚上有一个连接至 VSSA 且无法禁用的 100pF 电容器。如果将此引脚用作片上 DAC 的基准,请在此引脚上放置至少一个 1µF 电容器。 | |||
| ADCINB1 | 47 | 29 | I | ADC-B 输入 1。在 ADC 输入或 DAC 输出模式中,此引脚上有一个无法禁用的 50kΩ 内部下拉电阻器。 | |
| DACOUTC | O | DAC-C 输出 | |||
| ADCINB2 | 48 | 30 | I | ADC-B 输入 2 | |
| CMPIN3P | I | 比较器 3 正输入 | |||
| ADCINB3 | 49 | 31 | I | ADC-B 输入 3 | |
| CMPIN3N | I | 比较器 3 负输入 | |||
| ADCINB4 | – | 32 | I | ADC-B 输入 4 | |
| ADCINB5 | – | 33 | I | ADC-B 输入 5 | |
| CMPIN6P | 31 | – | I | 比较器 6 正输入 | |
| CMPIN6N | 30 | – | I | 比较器 6 负输入 | |
| CMPIN5P | 29 | – | I | 比较器 5 正输入 | |
| ADCIND0 | 56 | – | I | ADC-D 输入 0 | |
| CMPIN7P | I | 比较器 7 正输入 | |||
| ADCIND1 | 57 | – | I | ADC-D 输入 1 | |
| CMPIN7N | I | 比较器 7 负输入 | |||
| ADCIND2 | 58 | – | I | ADC-D 输入 2 | |
| CMPIN8P | I | 比较器 8 正输入 | |||
| ADCIND3 | 59 | – | I | ADC-D 输入 3 | |
| CMPIN8N | I | 比较器 8 负输入 | |||
| ADCIND4 | 60 | – | I | ADC-D 输入 4 | |
| GPIO 和外设信号 | |||||
| GPIO0 | 0、4、8、12 | 160 | – | I/O | 通用输入/输出 0 |
| EPWM1A | 1 | O | 增强型 PWM1 输出 A(支持 HRPWM) | ||
| SDAA | 6 | I/OD | I2C-A 数据开漏双向端口 | ||
| GPIO1 | 0、4、8、12 | 161 | – | I/O | 通用输入/输出 1 |
| EPWM1B | 1 | O | 增强型 PWM1 输出 B(支持 HRPWM) | ||
| MFSRB | 3 | I/O | McBSP-B 接收帧同步 | ||
| SCLA | 6 | I/OD | I2C-A 时钟开漏双向端口 | ||
| GPIO2 | 0、4、8、12 | 162 | 91 | I/O | 通用输入/输出 2 |
| EPWM2A | 1 | O | 增强型 PWM2 输出 A(支持 HRPWM) | ||
| OUTPUTXBAR1 | 5 | O | 输出 XBAR 的输出 1 | ||
| SDAB | 6 | I/OD | I2C-B 数据开漏双向端口 | ||
| GPIO3 | 0、4、8、12 | 163 | 92 | I/O | 通用输入/输出 3 |
| EPWM2B | 1 | O | 增强型 PWM2 输出 B(支持 HRPWM) | ||
| OUTPUTXBAR2 | 2 | O | 输出 XBAR 的输出 2 | ||
| MCLKRB | 3 | I/O | McBSP-B 接收时钟 | ||
| OUTPUTXBAR2 | 5 | O | 输出 XBAR 的输出 2 | ||
| SCLB | 6 | I/OD | I2C-B 时钟开漏双向端口 | ||
| GPIO4 | 0、4、8、12 | 164 | 93 | I/O | 通用输入/输出 4 |
| EPWM3A | 1 | O | 增强型 PWM3 输出 A(支持 HRPWM) | ||
| OUTPUTXBAR3 | 5 | O | 输出 XBAR 的输出 3 | ||
| CANTXA | 6 | O | CAN-A 发送 | ||
| GPIO5 | 0、4、8、12 | 165 | – | I/O | 通用输入/输出 5 |
| EPWM3B | 1 | O | 增强型 PWM3 输出 B(支持 HRPWM) | ||
| MFSRA | 2 | I/O | McBSP-A 接收帧同步 | ||
| OUTPUTXBAR3 | 3 | O | 输出 XBAR 的输出 3 | ||
| CANRXA | 6 | I | CAN-A 接收 | ||
| GPIO6 | 0、4、8、12 | 166 | – | I/O | 通用输入/输出 6 |
| EPWM4A | 1 | O | 增强型 PWM4 输出 A(支持 HRPWM) | ||
| OUTPUTXBAR4 | 2 | O | 输出 XBAR 的输出 4 | ||
| EXTSYNCOUT | 3 | O | 外部 ePWM 同步脉冲输出 | ||
| EQEP3A | 5 | I | 增强型 QEP3 输入 A | ||
| CANTXB | 6 | O | CAN-B 发送 | ||
| GPIO7 | 0、4、8、12 | 167 | – | I/O | 通用输入/输出 7 |
| EPWM4B | 1 | O | 增强型 PWM4 输出 B(支持 HRPWM) | ||
| MCLKRA | 2 | I/O | McBSP-A 接收时钟 | ||
| OUTPUTXBAR5 | 3 | O | 输出 XBAR 的输出 5 | ||
| EQEP3B | 5 | I | 增强型 QEP3 输入 B | ||
| CANRXB | 6 | I | CAN-B 接收 | ||
| GPIO8 | 0、4、8、12 | 18 | – | I/O | 通用输入/输出 8 |
| EPWM5A | 1 | O | 增强型 PWM5 输出 A(支持 HRPWM) | ||
| CANTXB | 2 | O | CAN-B 发送 | ||
| ADCSOCAO | 3 | O | 外部 ADC 的 ADC 转换启动 A 输出 | ||
| EQEP3S | 5 | I/O | 增强型 QEP3 选通 | ||
| SCITXDA | 6 | O | SCI-A 发送数据 | ||
| GPIO9 | 0、4、8、12 | 19 | – | I/O | 通用输入/输出 9 |
| EPWM5B | 1 | O | 增强型 PWM5 输出 B(支持 HRPWM) | ||
| SCITXDB | 2 | O | SCI-B 发送数据 | ||
| OUTPUTXBAR6 | 3 | O | 输出 XBAR 的输出 6 | ||
| EQEP3I | 5 | I/O | 增强型 QEP3 索引 | ||
| SCIRXDA | 6 | I | SCI-A 接收数据 | ||
| GPIO10 | 0、4、8、12 | 1 | 100 | I/O | 通用输入/输出 10 |
| EPWM6A | 1 | O | 增强型 PWM6 输出 A(支持 HRPWM) | ||
| CANRXB | 2 | I | CAN-B 接收 | ||
| ADCSOCBO | 3 | O | 外部 ADC 的 ADC 转换启动 B 输出 | ||
| EQEP1A | 5 | I | 增强型 QEP1 输入 A | ||
| SCITXDB | 6 | O | SCI-B 发送数据 | ||
| GPIO11 | 0、4、8、12 | 2 | 1 | I/O | 通用输入/输出 11 |
| EPWM6B | 1 | O | 增强型 PWM6 输出 B(支持 HRPWM) | ||
| SCIRXDB | 2、6 | I | SCI-B 接收数据 | ||
| OUTPUTXBAR7 | 3 | O | 输出 XBAR 的输出 7 | ||
| EQEP1B | 5 | I | 增强型 QEP1 输入 B | ||
| GPIO12 | 0、4、8、12 | 4 | 3 | I/O | 通用输入/输出 12 |
| EPWM7A | 1 | O | 增强型 PWM7 输出 A(支持 HRPWM) | ||
| CANTXB | 2 | O | CAN-B 发送 | ||
| MDXB | 3 | O | McBSP-B 发送串行数据 | ||
| EQEP1S | 5 | I/O | 增强型 QEP1 选通 | ||
| SCITXDC | 6 | O | SCI-C 发送数据 | ||
| GPIO13 | 0、4、8、12 | 5 | 4 | I/O | 通用输入/输出 13 |
| EPWM7B | 1 | O | 增强型 PWM7 输出 B(支持 HRPWM) | ||
| CANRXB | 2 | I | CAN-B 接收 | ||
| MDRB | 3 | I | McBSP-B 接收串行数据 | ||
| EQEP1I | 5 | I/O | 增强型 QEP1 索引 | ||
| SCIRXDC | 6 | I | SCI-C 接收数据 | ||
| GPIO14 | 0、4、8、12 | 6 | 5 | I/O | 通用输入/输出 14 |
| EPWM8A | 1 | O | 增强型 PWM8 输出 A(支持 HRPWM) | ||
| SCITXDB | 2 | O | SCI-B 发送数据 | ||
| MCLKXB | 3 | I/O | McBSP-B 发送时钟 | ||
| OUTPUTXBAR3 | 6 | O | 输出 XBAR 的输出 3 | ||
| GPIO15 | 0、4、8、12 | 7 | 6 | I/O | 通用输入/输出 15 |
| EPWM8B | 1 | O | 增强型 PWM8 输出 B(支持 HRPWM) | ||
| SCIRXDB | 2 | I | SCI-B 接收数据 | ||
| MFSXB | 3 | I/O | McBSP-B 发送帧同步 | ||
| OUTPUTXBAR4 | 6 | O | 输出 XBAR 的输出 4 | ||
| GPIO16 | 0、4、8、12 | 8 | 7 | I/O | 通用输入/输出 16 |
| SPISIMOA | 1 | I/O | SPI-A 从器件输入,主器件输出 | ||
| CANTXB | 2 | O | CAN-B 发送 | ||
| OUTPUTXBAR7 | 3 | O | 输出 XBAR 的输出 7 | ||
| EPWM9A | 5 | O | 增强型 PWM9 输出 A | ||
| SD1_D1 | 7 | I | Σ-Δ 1 通道 1 数据输入 | ||
| GPIO17 | 0、4、8、12 | 9 | 8 | I/O | 通用输入/输出 17 |
| SPISOMIA | 1 | I/O | SPI-A 从器件输出,主器件输入 | ||
| CANRXB | 2 | I | CAN-B 接收 | ||
| OUTPUTXBAR8 | 3 | O | 输出 XBAR 的输出 8 | ||
| EPWM9B | 5 | O | 增强型 PWM9 输出 B | ||
| SD1_C1 | 7 | I | Σ-Δ 1 通道 1 时钟输入 | ||
| GPIO18 | 0、4、8、12 | 10 | 9 | I/O | 通用输入/输出 18 |
| SPICLKA | 1 | I/O | SPI-A 时钟 | ||
| SCITXDB | 2 | O | SCI-B 发送数据 | ||
| CANRXA | 3 | I | CAN-A 接收 | ||
| EPWM10A | 5 | O | 增强型 PWM10 输出 A | ||
| SD1_D2 | 7 | I | Σ-Δ 1 通道 2 数据输入 | ||
| GPIO19 | 0、4、8、12 | 12 | 11 | I/O | 通用输入/输出 19 |
| SPISTEA | 1 | I/O | SPI-A 从器件发送使能 | ||
| SCIRXDB | 2 | I | SCI-B 接收数据 | ||
| CANTXA | 3 | O | CAN-A 发送 | ||
| EPWM10B | 5 | O | 增强型 PWM10 输出 B | ||
| SD1_C2 | 7 | I | Σ-Δ 1 通道 2 时钟输入 | ||
| GPIO20 | 0、4、8、12 | 13 | 12 | I/O | 通用输入/输出 20 |
| EQEP1A | 1 | I | 增强型 QEP1 输入 A | ||
| MDXA | 2 | O | McBSP-A 发送串行数据 | ||
| CANTXB | 3 | O | CAN-B 发送 | ||
| EPWM11A | 5 | O | 增强型 PWM11 输出 A | ||
| SD1_D3 | 7 | I | Σ-Δ 1 通道 3 数据输入 | ||
| GPIO21 | 0、4、8、12 | 14 | 13 | I/O | 通用输入/输出 21 |
| EQEP1B | 1 | I | 增强型 QEP1 输入 B | ||
| MDRA | 2 | I | McBSP-A 接收串行数据 | ||
| CANRXB | 3 | I | CAN-B 接收 | ||
| EPWM11B | 5 | O | 增强型 PWM11 输出 B | ||
| SD1_C3 | 7 | I | Σ-Δ 1 通道 3 时钟输入 | ||
| GPIO22 | 0、4、8、12 | 22 | – | I/O | 通用输入/输出 22 |
| EQEP1S | 1 | I/O | 增强型 QEP1 选通 | ||
| MCLKXA | 2 | I/O | McBSP-A 发送时钟 | ||
| SCITXDB | 3 | O | SCI-B 发送数据 | ||
| EPWM12A | 5 | O | 增强型 PWM12 输出 A | ||
| SPICLKB | 6 | I/O | SPI-B 时钟 | ||
| SD1_D4 | 7 | I | Σ-Δ 1 通道 4 数据输入 | ||
| GPIO23 | 0、4、8、12 | 23 | – | I/O | 通用输入/输出 23 |
| EQEP1I | 1 | I/O | 增强型 QEP1 索引 | ||
| MFSXA | 2 | I/O | McBSP-A 发送帧同步 | ||
| SCIRXDB | 3 | I | SCI-B 接收数据 | ||
| EPWM12B | 5 | O | 增强型 PWM12 输出 B | ||
| SPISTEB | 6 | I/O | SPI-B 从器件发送使能 | ||
| SD1_C4 | 7 | I | Σ-Δ 1 通道 4 时钟输入 | ||
| GPIO24 | 0、4、8、12 | 24 | – | I/O | 通用输入/输出 24 |
| OUTPUTXBAR1 | 1 | O | 输出 XBAR 的输出 1 | ||
| EQEP2A | 2 | I | 增强型 QEP2 输入 A | ||
| MDXB | 3 | O | McBSP-B 发送串行数据 | ||
| SPISIMOB | 6 | I/O | SPI-B 从器件输入,主器件输出 | ||
| SD2_D1 | 7 | I | Σ-Δ 2 通道 1 数据输入 | ||
| GPIO25 | 0、4、8、12 | 25 | – | I/O | 通用输入/输出 25 |
| OUTPUTXBAR2 | 1 | O | 输出 XBAR 的输出 2 | ||
| EQEP2B | 2 | I | 增强型 QEP2 输入 B | ||
| MDRB | 3 | I | McBSP-B 接收串行数据 | ||
| SPISOMIB | 6 | I/O | SPI-B 从器件输出,主器件输入 | ||
| SD2_C1 | 7 | I | Σ-Δ 2 通道 1 时钟输入 | ||
| GPIO26 | 0、4、8、12 | 27 | – | I/O | 通用输入/输出 26 |
| OUTPUTXBAR3 | 1 | O | 输出 XBAR 的输出 3 | ||
| EQEP2I | 2 | I/O | 增强型 QEP2 索引 | ||
| MCLKXB | 3 | I/O | McBSP-B 发送时钟 | ||
| OUTPUTXBAR3 | 5 | O | 输出 XBAR 的输出 3 | ||
| SPICLKB | 6 | I/O | SPI-B 时钟 | ||
| SD2_D2 | 7 | I | Σ-Δ 2 通道 2 数据输入 | ||
| GPIO27 | 0、4、8、12 | 28 | – | I/O | 通用输入/输出 27 |
| OUTPUTXBAR4 | 1 | O | 输出 XBAR 的输出 4 | ||
| EQEP2S | 2 | I/O | 增强型 QEP2 选通 | ||
| MFSXB | 3 | I/O | McBSP-B 发送帧同步 | ||
| OUTPUTXBAR4 | 5 | O | 输出 XBAR 的输出 4 | ||
| SPISTEB | 6 | I/O | SPI-B 从器件发送使能 | ||
| SD2_C2 | 7 | I | Σ-Δ 2 通道 2 时钟输入 | ||
| GPIO28 | 0、4、8、12 | 64 | – | I/O | 通用输入/输出 28 |
| SCIRXDA | 1 | I | SCI-A 接收数据 | ||
| EM1CS4 | 2 | O | 外部存储器接口 1 芯片选择 4 | ||
| OUTPUTXBAR5 | 5 | O | 输出 XBAR 的输出 5 | ||
| EQEP3A | 6 | I | 增强型 QEP3 输入 A | ||
| SD2_D3 | 7 | I | Σ-Δ 2 通道 3 数据输入 | ||
| GPIO29 | 0、4、8、12 | 65 | – | I/O | 通用输入/输出 29 |
| SCITXDA | 1 | O | SCI-A 发送数据 | ||
| EM1SDCKE | 2 | O | 外部存储器接口 1 SDRAM 时钟使能 | ||
| OUTPUTXBAR6 | 5 | O | 输出 XBAR 的输出 6 | ||
| EQEP3B | 6 | I | 增强型 QEP3 输入 B | ||
| SD2_C3 | 7 | I | Σ-Δ 2 通道 3 时钟输入 | ||
| GPIO30 | 0、4、8、12 | 63 | – | I/O | 通用输入/输出 30 |
| CANRXA | 1 | I | CAN-A 接收 | ||
| EM1CLK | 2 | O | 外部存储器接口 1 时钟 | ||
| OUTPUTXBAR7 | 5 | O | 输出 XBAR 的输出 7 | ||
| EQEP3S | 6 | I/O | 增强型 QEP3 选通 | ||
| SD2_D4 | 7 | I | Σ-Δ 2 通道 4 数据输入 | ||
| GPIO31 | 0、4、8、12 | 66 | – | I/O | 通用输入/输出 31 |
| CANTXA | 1 | O | CAN-A 发送 | ||
| EM1WE | 2 | O | 外部存储器接口 1 写入使能 | ||
| OUTPUTXBAR8 | 5 | O | 输出 XBAR 的输出 8 | ||
| EQEP3I | 6 | I/O | 增强型 QEP3 索引 | ||
| SD2_C4 | 7 | I | Σ-Δ 2 通道 4 时钟输入 | ||
| GPIO32 | 0、4、8、12 | 67 | – | I/O | 通用输入/输出 32 |
| SDAA | 1 | I/OD | I2C-A 数据开漏双向端口 | ||
| EM1CS0 | 2 | O | 外部存储器接口 1 芯片选择 0 | ||
| GPIO33 | 0、4、8、12 | 69 | – | I/O | 通用输入/输出 33 |
| SCLA | 1 | I/OD | I2C-A 时钟开漏双向端口 | ||
| EM1RNW | 2 | O | 外部存储器接口 1 读/不写 | ||
| GPIO34 | 0、4、8、12 | 70 | – | I/O | 通用输入/输出 34 |
| OUTPUTXBAR1 | 1 | O | 输出 XBAR 的输出 1 | ||
| EM1CS2 | 2 | O | 外部存储器接口 1 芯片选择 2 | ||
| SDAB | 6 | I/OD | I2C-B 数据开漏双向端口 | ||
| GPIO35 | 0、4、8、12 | 71 | – | I/O | 通用输入/输出 35 |
| SCIRXDA | 1 | I | SCI-A 接收数据 | ||
| EM1CS3 | 2 | O | 外部存储器接口 1 芯片选择 3 | ||
| SCLB | 6 | I/OD | I2C-B 时钟开漏双向端口 | ||
| GPIO36 | 0、4、8、12 | 83 | – | I/O | 通用输入/输出 36 |
| SCITXDA | 1 | O | SCI-A 发送数据 | ||
| EM1WAIT | 2 | I | 外部存储器接口 1 异步 SRAM WAIT | ||
| CANRXA | 6 | I | CAN-A 接收 | ||
| GPIO37 | 0、4、8、12 | 84 | – | I/O | 通用输入/输出 37 |
| OUTPUTXBAR2 | 1 | O | 输出 XBAR 的输出 2 | ||
| EM1OE | 2 | O | 外部存储器接口 1 输出使能 | ||
| CANTXA | 6 | O | CAN-A 发送 | ||
| GPIO38 | 0、4、8、12 | 85 | – | I/O | 通用输入/输出 38 |
| EM1A0 | 2 | O | 外部存储器接口 1 地址线 0 | ||
| SCITXDC | 5 | O | SCI-C 发送数据 | ||
| CANTXB | 6 | O | CAN-B 发送 | ||
| GPIO39 | 0、4、8、12 | 86 | – | I/O | 通用输入/输出 39 |
| EM1A1 | 2 | O | 外部存储器接口 1 地址线 1 | ||
| SCIRXDC | 5 | I | SCI-C 接收数据 | ||
| CANRXB | 6 | I | CAN-B 接收 | ||
| GPIO40 | 0、4、8、12 | 87 | – | I/O | 通用输入/输出 40 |
| EM1A2 | 2 | O | 外部存储器接口 1 地址线 2 | ||
| SDAB | 6 | I/OD | I2C-B 数据开漏双向端口 | ||
| GPIO41 | 0、4、8、12 | 89 | 51 | I/O | 通用输入/输出 41。对于使用休眠低功耗模式的应用,此引脚用作GPIOHIBWAKE信号。有关详细信息,请参阅 TMS320F2807x 实时微控制器技术参考手册 的“系统控制”一章中的“低功耗模式”一节。 |
| EM1A3 | 2 | O | 外部存储器接口 1 地址线 3 | ||
| SCLB | 6 | I/OD | I2C-B 时钟开漏双向端口 | ||
| GPIO42 | 0、4、8、12 | 130 | 73 | I/O | 通用输入/输出 42 |
| SDAA | 6 | I/OD | I2C-A 数据开漏双向端口 | ||
| SCITXDA | 15 | O | SCI-A 发送数据 | ||
| USB0DM | 模拟 | I/O | USB PHY 差分数据 | ||
| GPIO43 | 0、4、8、12 | 131 | 74 | I/O | 通用输入/输出 43 |
| SCLA | 6 | I/OD | I2C-A 时钟开漏双向端口 | ||
| SCIRXDA | 15 | I | SCI-A 接收数据 | ||
| USB0DP | 模拟 | I/O | USB PHY 差分数据 | ||
| GPIO44 | 0、4、8、12 | 113 | – | I/O | 通用输入/输出 44 |
| EM1A4 | 2 | O | 外部存储器接口 1 地址线 4 | ||
| GPIO45 | 0、4、8、12 | 115 | – | I/O | 通用输入/输出 45 |
| EM1A5 | 2 | O | 外部存储器接口 1 地址线 5 | ||
| GPIO46 | 0、4、8、12 | 128 | – | I/O | 通用输入/输出 46 |
| EM1A6 | 2 | O | 外部存储器接口 1 地址线 6 | ||
| SCIRXDD | 6 | I | SCI-D 接收数据 | ||
| GPIO47 | 0、4、8、12 | 129 | – | I/O | 通用输入/输出 47 |
| EM1A7 | 2 | O | 外部存储器接口 1 地址线 7 | ||
| SCITXDD | 6 | O | SCI-D 发送数据 | ||
| GPIO48 | 0、4、8、12 | 90 | – | I/O | 通用输入/输出 48 |
| OUTPUTXBAR3 | 1 | O | 输出 XBAR 的输出 3 | ||
| EM1A8 | 2 | O | 外部存储器接口 1 地址线 8 | ||
| SCITXDA | 6 | O | SCI-A 发送数据 | ||
| SD1_D1 | 7 | I | Σ-Δ 1 通道 1 数据输入 | ||
| GPIO49 | 0、4、8、12 | 93 | – | I/O | 通用输入/输出 49 |
| OUTPUTXBAR4 | 1 | O | 输出 XBAR 的输出 4 | ||
| EM1A9 | 2 | O | 外部存储器接口 1 地址线 9 | ||
| SCIRXDA | 6 | I | SCI-A 接收数据 | ||
| SD1_C1 | 7 | I | Σ-Δ 1 通道 1 时钟输入 | ||
| GPIO50 | 0、4、8、12 | 94 | – | I/O | 通用输入/输出 50 |
| EQEP1A | 1 | I | 增强型 QEP1 输入 A | ||
| EM1A10 | 2 | O | 外部存储器接口 1 地址线 10 | ||
| SPISIMOC | 6 | I/O | SPI-C 从器件输入,主器件输出 | ||
| SD1_D2 | 7 | I | Σ-Δ 1 通道 2 数据输入 | ||
| GPIO51 | 0、4、8、12 | 95 | – | I/O | 通用输入/输出 51 |
| EQEP1B | 1 | I | 增强型 QEP1 输入 B | ||
| EM1A11 | 2 | O | 外部存储器接口 1 地址线 11 | ||
| SPISOMIC | 6 | I/O | SPI-C 从器件输出,主器件输入 | ||
| SD1_C2 | 7 | I | Σ-Δ 1 通道 2 时钟输入 | ||
| GPIO52 | 0、4、8、12 | 96 | – | I/O | 通用输入/输出 52 |
| EQEP1S | 1 | I/O | 增强型 QEP1 选通 | ||
| EM1A12 | 2 | O | 外部存储器接口 1 地址线 12 | ||
| SPICLKC | 6 | I/O | SPI-C 时钟 | ||
| SD1_D3 | 7 | I | Σ-Δ 1 通道 3 数据输入 | ||
| GPIO53 | 0、4、8、12 | 97 | – | I/O | 通用输入/输出 53 |
| EQEP1I | 1 | I/O | 增强型 QEP1 索引 | ||
| EM1D31 | 2 | I/O | 外部存储器接口 1 数据线 31 | ||
| SPISTEC | 6 | I/O | SPI-C 从器件发送使能 | ||
| SD1_C3 | 7 | I | Σ-Δ 1 通道 3 时钟输入 | ||
| GPIO54 | 0、4、8、12 | 98 | – | I/O | 通用输入/输出 54 |
| SPISIMOA | 1 | I/O | SPI-A 从器件输入,主器件输出 | ||
| EM1D30 | 2 | I/O | 外部存储器接口 1 数据线 30 | ||
| EQEP2A | 5 | I | 增强型 QEP2 输入 A | ||
| SCITXDB | 6 | O | SCI-B 发送数据 | ||
| SD1_D4 | 7 | I | Σ-Δ 1 通道 4 数据输入 | ||
| GPIO55 | 0、4、8、12 | 100 | – | I/O | 通用输入/输出 55 |
| SPISOMIA | 1 | I/O | SPI-A 从器件输出,主器件输入 | ||
| EM1D29 | 2 | I/O | 外部存储器接口 1 数据线 29 | ||
| EQEP2B | 5 | I | 增强型 QEP2 输入 B | ||
| SCIRXDB | 6 | I | SCI-B 接收数据 | ||
| SD1_C4 | 7 | I | Σ-Δ 1 通道 4 时钟输入 | ||
| GPIO56 | 0、4、8、12 | 101 | – | I/O | 通用输入/输出 56 |
| SPICLKA | 1 | I/O | SPI-A 时钟 | ||
| EM1D28 | 2 | I/O | 外部存储器接口 1 数据线 28 | ||
| EQEP2S | 5 | I/O | 增强型 QEP2 选通 | ||
| SCITXDC | 6 | O | SCI-C 发送数据 | ||
| SD2_D1 | 7 | I | Σ-Δ 2 通道 1 数据输入 | ||
| GPIO57 | 0、4、8、12 | 102 | – | I/O | 通用输入/输出 57 |
| SPISTEA | 1 | I/O | SPI-A 从器件发送使能 | ||
| EM1D27 | 2 | I/O | 外部存储器接口 1 数据线 27 | ||
| EQEP2I | 5 | I/O | 增强型 QEP2 索引 | ||
| SCIRXDC | 6 | I | SCI-C 接收数据 | ||
| SD2_C1 | 7 | I | Σ-Δ 2 通道 1 时钟输入 | ||
| GPIO58 | 0、4、8、12 | 103 | 52 | I/O | 通用输入/输出 58 |
| MCLKRA | 1 | I/O | McBSP-A 接收时钟 | ||
| EM1D26 | 2 | I/O | 外部存储器接口 1 数据线 26 | ||
| OUTPUTXBAR1 | 5 | O | 输出 XBAR 的输出 1 | ||
| SPICLKB | 6 | I/O | SPI-B 时钟 | ||
| SD2_D2 | 7 | I | Σ-Δ 2 通道 2 数据输入 | ||
| SPISIMOA | 15 | I/O | SPI-A 从器件输入,主器件输出(2) | ||
| GPIO59 | 0、4、8、12 | 104 | 53 | I/O | 通用输入/输出 59(3) |
| MFSRA | 1 | I/O | McBSP-A 接收帧同步 | ||
| EM1D25 | 2 | I/O | 外部存储器接口 1 数据线 25 | ||
| OUTPUTXBAR2 | 5 | O | 输出 XBAR 的输出 2 | ||
| SPISTEB | 6 | I/O | SPI-B 从器件发送使能 | ||
| SD2_C2 | 7 | I | Σ-Δ 2 通道 2 时钟输入 | ||
| SPISOMIA | 15 | I/O | SPI-A 从器件输出,主器件输入(2) | ||
| GPIO60 | 0、4、8、12 | 105 | 54 | I/O | 通用输入/输出 60 |
| MCLKRB | 1 | I/O | McBSP-B 接收时钟 | ||
| EM1D24 | 2 | I/O | 外部存储器接口 1 数据线 24 | ||
| OUTPUTXBAR3 | 5 | O | 输出 XBAR 的输出 3 | ||
| SPISIMOB | 6 | I/O | SPI-B 从器件输入,主器件输出 | ||
| SD2_D3 | 7 | I | Σ-Δ 2 通道 3 数据输入 | ||
| SPICLKA | 15 | I/O | SPI-A 时钟(2) | ||
| GPIO61 | 0、4、8、12 | 107 | 56 | I/O | 通用输入/输出 61(3) |
| MFSRB | 1 | I/O | McBSP-B 接收帧同步 | ||
| EM1D23 | 2 | I/O | 外部存储器接口 1 数据线 23 | ||
| OUTPUTXBAR4 | 5 | O | 输出 XBAR 的输出 4 | ||
| SPISOMIB | 6 | I/O | SPI-B 从器件输出,主器件输入 | ||
| SD2_C3 | 7 | I | Σ-Δ 2 通道 3 时钟输入 | ||
| SPISTEA | 15 | I/O | SPI-A 从器件发送使能(2) | ||
| GPIO62 | 0、4、8、12 | 108 | 57 | I/O | 通用输入/输出 62 |
| SCIRXDC | 1 | I | SCI-C 接收数据 | ||
| EM1D22 | 2 | I/O | 外部存储器接口 1 数据线 22 | ||
| EQEP3A | 5 | I | 增强型 QEP3 输入 A | ||
| CANRXA | 6 | I | CAN-A 接收 | ||
| SD2_D4 | 7 | I | Σ-Δ 2 通道 4 数据输入 | ||
| GPIO63 | 0、4、8、12 | 109 | 58 | I/O | 通用输入/输出 63 |
| SCITXDC | 1 | O | SCI-C 发送数据 | ||
| EM1D21 | 2 | I/O | 外部存储器接口 1 数据线 21 | ||
| EQEP3B | 5 | I | 增强型 QEP3 输入 B | ||
| CANTXA | 6 | O | CAN-A 发送 | ||
| SD2_C4 | 7 | I | Σ-Δ 2 通道 4 时钟输入 | ||
| SPISIMOB | 15 | I/O | SPI-B 从器件输入,主器件输出(2) | ||
| GPIO64 | 0、4、8、12 | 110 | 59 | I/O | 通用输入/输出 64(3) |
| EM1D20 | 2 | I/O | 外部存储器接口 1 数据线 20 | ||
| EQEP3S | 5 | I/O | 增强型 QEP3 选通 | ||
| SCIRXDA | 6 | I | SCI-A 接收数据 | ||
| SPISOMIB | 15 | I/O | SPI-B 从器件输出,主器件输入(2) | ||
| GPIO65 | 0、4、8、12 | 111 | 60 | I/O | 通用输入/输出 65 |
| EM1D19 | 2 | I/O | 外部存储器接口 1 数据线 19 | ||
| EQEP3I | 5 | I/O | 增强型 QEP3 索引 | ||
| SCITXDA | 6 | O | SCI-A 发送数据 | ||
| SPICLKB | 15 | I/O | SPI-B 时钟(2) | ||
| GPIO66 | 0、4、8、12 | 112 | 61 | I/O | 通用输入/输出 66(3) |
| EM1D18 | 2 | I/O | 外部存储器接口 1 数据线 18 | ||
| SDAB | 6 | I/OD | I2C-B 数据开漏双向端口 | ||
| SPISTEB | 15 | I/O | SPI-B 从器件发送使能(2) | ||
| GPIO67 | 0、4、8、12 | 132 | – | I/O | 通用输入/输出 67 |
| EM1D17 | 2 | I/O | 外部存储器接口 1 数据线 17 | ||
| GPIO68 | 0、4、8、12 | 133 | – | I/O | 通用输入/输出 68 |
| EM1D16 | 2 | I/O | 外部存储器接口 1 数据线 16 | ||
| GPIO69 | 0、4、8、12 | 134 | 75 | I/O | 通用输入/输出 69 |
| EM1D15 | 2 | I/O | 外部存储器接口 1 数据线 15 | ||
| SCLB | 6 | I/OD | I2C-B 时钟开漏双向端口 | ||
| SPISIMOC | 15 | I/O | SPI-C 从器件输入,主器件输出(2) | ||
| GPIO70 | 0、4、8、12 | 135 | 76 | I/O | 通用输入/输出 70(3) |
| EM1D14 | 2 | I/O | 外部存储器接口 1 数据线 14 | ||
| CANRXA | 5 | I | CAN-A 接收 | ||
| SCITXDB | 6 | O | SCI-B 发送数据 | ||
| SPISOMIC | 15 | I/O | SPI-C 从器件输出,主器件输入(2) | ||
| GPIO71 | 0、4、8、12 | 136 | 77 | I/O | 通用输入/输出 71 |
| EM1D13 | 2 | I/O | 外部存储器接口 1 数据线 13 | ||
| CANTXA | 5 | O | CAN-A 发送 | ||
| SCIRXDB | 6 | I | SCI-B 接收数据 | ||
| SPICLKC | 15 | I/O | SPI-C 时钟(2) | ||
| GPIO72 | 0、4、8、12 | 139 | 80 | I/O | 通用输入/输出 72。(3) 这是出厂默认引导模式选择引脚 1。 |
| EM1D12 | 2 | I/O | 外部存储器接口 1 数据线 12 | ||
| CANTXB | 5 | O | CAN-B 发送 | ||
| SCITXDC | 6 | O | SCI-C 发送数据 | ||
| SPISTEC | 15 | I/O | SPI-C 从器件发送使能(2) | ||
| GPIO73 | 0、4、8、12 | 140 | 81 | I/O | 通用输入/输出 73 |
| EM1D11 | 2 | I/O | 外部存储器接口 1 数据线 11 | ||
| XCLKOUT | 3 | O/Z | 外部时钟输出。此引脚从器件中输出所选时钟信号的分频版本。使用 CLKSRCCTL3.XCLKOUTSEL 位字段选择时钟信号,而使用 XCLKOUTDIVSEL.XCLKOUTDIV 位字段选择分频比。 | ||
| CANRXB | 5 | I | CAN-B 接收 | ||
| SCIRXDC | 6 | I | SCI-C 接收 | ||
| GPIO74 | 0、4、8、12 | 141 | – | I/O | 通用输入/输出 74 |
| EM1D10 | 2 | I/O | 外部存储器接口 1 数据线 10 | ||
| GPIO75 | 0、4、8、12 | 142 | – | I/O | 通用输入/输出 75 |
| EM1D9 | 2 | I/O | 外部存储器接口 1 数据线 9 | ||
| GPIO76 | 0、4、8、12 | 143 | – | I/O | 通用输入/输出 76 |
| EM1D8 | 2 | I/O | 外部存储器接口 1 数据线 8 | ||
| SCITXDD | 6 | O | SCI-D 发送数据 | ||
| GPIO77 | 0、4、8、12 | 144 | – | I/O | 通用输入/输出 77 |
| EM1D7 | 2 | I/O | 外部存储器接口 1 数据线 7 | ||
| SCIRXDD | 6 | I | SCI-D 接收数据 | ||
| GPIO78 | 0、4、8、12 | 145 | 82 | I/O | 通用输入/输出 78 |
| EM1D6 | 2 | I/O | 外部存储器接口 1 数据线 6 | ||
| EQEP2A | 6 | I | 增强型 QEP2 输入 A | ||
| GPIO79 | 0、4、8、12 | 146 | – | I/O | 通用输入/输出 79 |
| EM1D5 | 2 | I/O | 外部存储器接口 1 数据线 5 | ||
| EQEP2B | 6 | I | 增强型 QEP2 输入 B | ||
| GPIO80 | 0、4、8、12 | 148 | – | I/O | 通用输入/输出 80 |
| EM1D4 | 2 | I/O | 外部存储器接口 1 数据线 4 | ||
| EQEP2S | 6 | I/O | 增强型 QEP2 选通 | ||
| GPIO81 | 0、4、8、12 | 149 | – | I/O | 通用输入/输出 81 |
| EM1D3 | 2 | I/O | 外部存储器接口 1 数据线 3 | ||
| EQEP2I | 6 | I/O | 增强型 QEP2 索引 | ||
| GPIO82 | 0、4、8、12 | 150 | – | I/O | 通用输入/输出 82 |
| EM1D2 | 2 | I/O | 外部存储器接口 1 数据线 2 | ||
| GPIO83 | 0、4、8、12 | 151 | – | I/O | 通用输入/输出 83 |
| EM1D1 | 2 | I/O | 外部存储器接口 1 数据线 1 | ||
| GPIO84 | 0、4、8、12 | 154 | 85 | I/O | 通用输入/输出 84。这是出厂默认引导模式选择引脚 0。 |
| SCITXDA | 5 | O | SCI-A 发送数据 | ||
| MDXB | 6 | O | McBSP-B 发送串行数据 | ||
| MDXA | 15 | O | McBSP-A 发送串行数据 | ||
| GPIO85 | 0、4、8、12 | 155 | 86 | I/O | 通用输入/输出 85 |
| EM1D0 | 2 | I/O | 外部存储器接口 1 数据线 0 | ||
| SCIRXDA | 5 | I | SCI-A 接收数据 | ||
| MDRB | 6 | I | McBSP-B 接收串行数据 | ||
| MDRA | 15 | I | McBSP-A 接收串行数据 | ||
| GPIO86 | 0、4、8、12 | 156 | 87 | I/O | 通用输入/输出 86 |
| EM1A13 | 2 | O | 外部存储器接口 1 地址线 13 | ||
| EM1CAS | 3 | O | 外部存储器接口 1 列地址选通 | ||
| SCITXDB | 5 | O | SCI-B 发送数据 | ||
| MCLKXB | 6 | I/O | McBSP-B 发送时钟 | ||
| MCLKXA | 15 | I/O | McBSP-A 发送时钟 | ||
| GPIO87 | 0、4、8、12 | 157 | 88 | I/O | 通用输入/输出 87 |
| EM1A14 | 2 | O | 外部存储器接口 1 地址线 14 | ||
| EM1RAS | 3 | O | 外部存储器接口 1 行地址选通 | ||
| SCIRXDB | 5 | I | SCI-B 接收数据 | ||
| MFSXB | 6 | I/O | McBSP-B 发送帧同步 | ||
| MFSXA | 15 | I/O | McBSP-A 发送帧同步 | ||
| GPIO88 | 0、4、8、12 | 170 | – | I/O | 通用输入/输出 88 |
| EM1A15 | 2 | O | 外部存储器接口 1 地址线 15 | ||
| EM1DQM0 | 3 | O | 外部存储器接口 1 字节 0 的输入/输出掩码 | ||
| GPIO89 | 0、4、8、12 | 171 | 96 | I/O | 通用输入/输出 89 |
| EM1A16 | 2 | O | 外部存储器接口 1 地址线 16 | ||
| EM1DQM1 | 3 | O | 外部存储器接口 1 字节 1 的输入/输出掩码 | ||
| SCITXDC | 6 | O | SCI-C 发送数据 | ||
| GPIO90 | 0、4、8、12 | 172 | 97 | I/O | 通用输入/输出 90 |
| EM1A17 | 2 | O | 外部存储器接口 1 地址线 17 | ||
| EM1DQM2 | 3 | O | 外部存储器接口 1 字节 2 的输入/输出掩码 | ||
| SCIRXDC | 6 | I | SCI-C 接收数据 | ||
| GPIO91 | 0、4、8、12 | 173 | 98 | I/O | 通用输入/输出 91 |
| EM1A18 | 2 | O | 外部存储器接口 1 地址线 18 | ||
| EM1DQM3 | 3 | O | 外部存储器接口 1 字节 3 的输入/输出掩码 | ||
| SDAA | 6 | I/OD | I2C-A 数据开漏双向端口 | ||
| GPIO92 | 0、4、8、12 | 174 | 99 | I/O | 通用输入/输出 92 |
| EM1A19 | 2 | O | 外部存储器接口 1 地址线 19 | ||
| EM1BA1 | 3 | O | 外部存储器接口 1 存储库地址 1 | ||
| SCLA | 6 | I/OD | I2C-A 时钟开漏双向端口 | ||
| GPIO93 | 0、4、8、12 | 175 | – | I/O | 通用输入/输出 93 |
| EM1BA0 | 3 | O | 外部存储器接口 1 存储库地址 0 | ||
| SCITXDD | 6 | O | SCI-D 发送数据 | ||
| GPIO94 | 0、4、8、12 | 176 | – | I/O | 通用输入/输出 94 |
| SCIRXDD | 6 | I | SCI-D 接收数据 | ||
| GPIO99 | 0、4、8、12 | 17 | 14 | I/O | 通用输入/输出 99 |
| EQEP1I | 5 | I/O | 增强型 QEP1 索引 | ||
| GPIO133/AUXCLKIN | 0、4、8、12 | 118 | – | I/O | 通用输入/输出 133。此 GPIO 引脚的 AUXCLKIN 功能可用于为为辅助锁相环 (AUXPLL) 提供单端 3.3V 电平时钟信号,其输出用于 USB 模块。AUXCLKIN 时钟也可用于 CAN 模块。 |
| SD2_C2 | 7 | I | Σ-Δ 2 通道 2 时钟输入 | ||
| RESET | |||||
| XRS | 124 | 69 | I/OD | 器件复位(输入)和看门狗复位(输出)。器件具有内置上电复位 (POR) 电路。在上电条件下,此引脚由器件驱动为低电平。外部电路也可能会驱动此引脚以使器件复位生效。当看门狗复位或 NMI 看门狗复位时,此引脚也由 MCU 驱动为低电平。在看门狗复位期间,XRS引脚在 512 个 OSCCLK 周期的看门狗复位持续时间内被驱动为低电平。应在 XRS和 VDDIO 之间放置一个阻值为 2.2kΩ 至 10kΩ 的电阻器。如果在 XRS和 VSS 之间放置一个电容器进行噪声滤除,则该电容器的容值应为 100nF 或更小。当看门狗复位生效时,这些值将能让看门狗在 512 个 OSCCLK 周期内正确地将 XRS引脚驱动至 VOL。此引脚的输出缓冲器是一个有内部上拉电阻器的漏极开路。如果此引脚由外部器件驱动,则应使用开漏器件进行驱动。 | |
| 时钟 | |||||
| X1 | 123 | 68 | I | 片上晶体振荡器输入。为了使用此振荡器,必须在 X1 和 X2 之间连接一个石英晶体。如果此引脚未使用,则必须将其连接至 GND。 此引脚也可用于馈入单端 3.3V 电平时钟。在这种情况下,X2 无连接 (NC)。 | |
| X2 | 121 | 66 | O | 片上晶体振荡器输出。一个石英晶振可连接在 X1 和 X2 之间。如果 X2 未使用,必须使其保持未连接状态。 | |
| JTAG | |||||
| TCK | 81 | 50 | I | 带有内部上拉电阻器的 JTAG 测试时钟(请参阅节 6.6) | |
| TDI | 77 | 46 | I | 带有内部上拉电阻的 JTAG 测试数据输入 (TDI)。TDI 在 TCK 上升沿上的所选寄存器(指令或数据)中计时。 | |
| TDO | 78 | 47 | O/Z | JTAG 扫描输出,测试数据输出 (TDO)。所选寄存器(指令或数据)的内容在 TCK 下降沿从 TDO 移出。(3) | |
| TMS | 80 | 49 | I | 带有内部上拉电阻器的 JTAG 测试模式选择 (TMS)。此串行控制输入在 TCK 上升沿上的 TAP 控制器中计时。 | |
| TRST | 79 | 48 | I | 带有内部下拉电阻的 JTAG 测试复位。当被驱动至高电平时,TRST 使扫描系统获得器件运行的控制权。如果此信号被驱动至低电平,此器件在功能模式下工作,且忽略测试复位信号。注意:在器件正常运行期间,TRST 必须始终保持低电平,因此需要在此引脚上使用一个外部下拉电阻来防止噪声尖峰。这个电阻的阻值应该尽可能的小,只要确保 JTAG 调试探针仍然能够将 TRST 引脚驱动至高电平即可。一个阻值为 2.2kΩ 至 10kΩ 的电阻器通常能够提供足够的保护。由于电阻的阻值是特定于应用的,TI 建议验证每个目标板以确保调试探针和应用的正常运行。此引脚具有一个内部 50ns(标称值)干扰滤波器。 | |
| 内部稳压器控制 | |||||
| VREGENZ | 119 | 64 | I | 具有内部下拉电阻的内部稳压器使能。要启用 1.2V VREG,请直接连接至 VSS。要禁用 VREG 并使用外部电源为 1.2V 电源轨供电,请直接连接至 VDDIO。 | |
| 模拟、数字和 I/O 电源 | |||||
| VDD | 16 | 16 | 1.2V 数字逻辑电源引脚。放置去耦电容器有两个选项。
| ||
| 21 | 39 | ||||
| 61 | 45 | ||||
| 76 | 63 | ||||
| 117 | 71 | ||||
| 126 | 78 | ||||
| 137 | 84 | ||||
| 153 | 89 | ||||
| 158 | 95 | ||||
| 169 | – | ||||
| VDD3VFL | 72 | 41 | 3.3V 闪存电源引脚。在每个引脚上放置一个最小值为 0.1µF 的去耦电容器。 | ||
| VDDA | 35 | 18 | 3.3V 模拟电源引脚。在每个引脚上放置一个最小值为 2.2µF 且连接至 VSSA 的去耦电容器。 | ||
| 36 | 38 | ||||
| 54 | – | ||||
| VDDIO | 3 | 2 | 3.3V 数字 I/O 电源引脚。在每个引脚上放置一个最小值为 0.1µF 的去耦电容器。去耦电容器的确切值应由您的系统电压调节解决方案确定。 | ||
| 11 | 10 | ||||
| 15 | 15 | ||||
| 20 | 40 | ||||
| 26 | 44 | ||||
| 62 | 55 | ||||
| 68 | 62 | ||||
| 75 | 72 | ||||
| 82 | 79 | ||||
| 88 | 83 | ||||
| 91 | 90 | ||||
| 99 | 94 | ||||
| 106 | – | ||||
| 114 | – | ||||
| 116 | – | ||||
| 127 | – | ||||
| 138 | – | ||||
| 147 | – | ||||
| 152 | – | ||||
| 159 | – | ||||
| 168 | – | ||||
| VDDOSC | 120 | 65 | 3.3V 片上晶体振荡器(X1 和 X2)的电源引脚以及两个内部零引脚振荡器 (INTOSC)。在每个引脚上放置一个 0.1µF(最小值)的去耦电容器。 | ||
| 125 | 70 | ||||
| VSS | PWR 焊盘 (177) | PWR 焊盘 (101) | 器件接地。对四通道扁平封装(QFP),必须将封装底部的 PowerPAD 焊接到 PCB 的接地层。 | ||
| VSSOSC | 122 | 67 | 晶体振荡器(X1 和 X2)接地引脚。使用外部晶体时,请勿将此引脚连接至电路板接地。相反,将其连接至外部晶体振荡器电路的接地基准。 如果未使用外部晶体,则此引脚可以连接至电路板接地。 | ||
| VSSA | 32 | 17 | 模拟地。 在 PZP 封装上,引脚 17 双键连接至 VSSA 和 VREFLOA。此引脚必须连接至 VSSA。 | ||
| 34 | 35 | ||||
| 52 | 36 | ||||
| 特殊功能 | |||||
| ERRORSTS | 92 | – | O | 错误状态输出。此引脚具有内部下拉电阻器。 | |
| 测试引脚 | |||||
| FLT1 | 73 | 42 | I/O | 闪存测试引脚 1。为 TI 保留。必须保持未连接状态。 | |
| FLT2 | 74 | 43 | I/O | 闪存测试引脚 2。为 TI 保留。必须保持未连接状态。 | |