ZHCSVW9 March 2024 TDA4AEN-Q1 , TDA4VEN-Q1
ADVANCE INFORMATION
请参考 PDF 数据表获取器件具体的封装图。
外部板环回保持时间要求(由 OSPI0 时序要求 - PHY DDR 模式 一节中的编号为 O16 的参数定义)可能大于典型 OSPI/QSPI/SPI 器件提供的保持时间。在这种情况下,可以减少 OPSI[x]_LBCLKO 引脚到 OSPI[x]_DQS 引脚(C 到 D)的传播延迟,以提供额外的保持时间。