ZHCSVW9 March 2024 TDA4AEN-Q1 , TDA4VEN-Q1
ADVANCE INFORMATION
表 4-1 对各器件进行了比较,突出显示了其中的差异。
特性(1) | 参考 名称 |
TDA4VEN8 | TDA4AEN8 |
---|---|---|---|
处理器和加速器 | |||
速度等级(请参阅器件速度等级) | J、K | ||
Arm Cortex-A53 微处理器子系统 |
Arm A53 | 四核 | |
MCU 域中的 Arm Cortex-R5F | MCU_R5F | 单核 | |
MAIN 域中的 Arm Cortex-R5F | R5FSS0 | 单核 | |
器件管理子系统 | WKUP_R5F | 单核 | |
硬件安全模块 | HSM | 是 | |
加密加速器 | 安全 | 是 | |
C7x 浮点,矢量 DSP | C7x256V DSP | 双核 | |
深度学习加速器 | MMA | 双核 | |
图形处理单元 | GPU | 是 | 否 |
视频编码器/解码器 | VENC/VDEC | 是 | |
深度和运动处理加速器 | DMPAC | 是 | |
视觉处理加速器 | VPAC3L | 是 | |
功能安全和信息安全 | |||
以符合安全标准为目标 | 安全 | 可选(2) | |
器件安全性 | 安全 | 可选(3) | |
符合 AEC-Q100 标准 | Q1 | 可选(4) | |
程序和数据存储 | |||
MAIN 域中的片上共享存储器 (RAM) | OCSRAM | 256KB | |
MCU 域中的片上共享存储器 (RAM) | MCU_MSRAM | 512KB | |
LPDDR4 DDR 子系统 | DDRSS | 具有内联 ECC 的 32 位数据,高达 8GB | |
通用存储器控制器 | GPMC | 高达 128MB,具有 ECC | |
外设 | |||
显示子系统 | DSS7UL | 1x DPI | |
1x LVDS | |||
1x DSI | |||
模块化控制器局域网接口 | MCAN | 4 | |
完整 CAN-FD 支持 | CAN-FD | 是 | |
通用 I/O | GPIO | 高达 147 | |
内部集成电路接口 | I2C | 7 | |
多通道音频串行端口 | MCASP | 5 | |
多通道串行外设接口 | MCSPI | 5 | |
多媒体卡/安全数字接口 | MMC/SD | 1x eMMC(8 位) | |
2x SD/SDIO(4 位) | |||
闪存子系统 (FSS)(5) | OSPI0/QSPI0 | 是(5) | |
千兆位以太网接口 | CPSW3G(6) | 2 个端口 (RGMII/RMII/SGMII(6)) | |
个通用计时器 | 计时器 | 14 个(MCU 中 4 个,WKUP 中 2 个) | |
增强型脉宽调制器模块 | EPWM | 3 | |
增强型捕获模块 | ECAP | 3 | |
增强型正交编码器脉冲模块 | EQEP | 3 | |
通用异步接收器/发送器 | UART | 9 | |
具有集成 PHY 的 PCI Express Gen3 端口 | PCIe(6) | 单通道 | |
具有 DPHY 的 CSI2-RX 控制器 | CSI-RX | 4x4L | |
CSI2-TX 控制器 | CSI-TX | 1x4L | |
具有 PHY 的 USB2.0 控制器 | USB 2.0 | 1 | |
具有 PHY 的 USB3.0 控制器 | USB 3.1 Gen 1(6) | 1 |