ZHCSNS0A November 2024 – October 2025 TCAN2855-Q1 , TCAN2857-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
| 终端 | 上拉或下拉 | 注释 |
|---|---|---|
| SW | 60kΩ 下拉或上拉 | 当 SW 引脚高电平有效时,引脚弱偏置输入到 GND。 当 SW 引脚低电平有效时,引脚弱偏置输入到 VCC1 或内部电压导轨 |
| SCK | 60kΩ 下拉或上拉 | 根据所选的弱偏置输入的 SPI 模式,自动配置为上拉或下拉
|
| SDI | 60kΩ 下拉或上拉 | 根据 SPI_CONFIG 寄存器 8'h09[2] 中的 SDI_POL 配置,输入引脚被配置为上拉或下拉,从而弱偏置输入 |
| nCS | 60kΩ 上拉 | 对输入进行弱偏置,使得器件未被选中 |
| nRST | 30kΩ 上拉 | 上拉至 VCC1 |
| LIN | 40kΩ 上拉 | 弱偏置 |
| LTXD | 60kΩ 上拉 | 弱偏置输入 |
| CTXD | 60kΩ 上拉 | 弱偏置输入 |
器件运行不应依赖内部偏置作为唯一的端接,尤其是在噪声环境下,但必须将其视为失效保护。当器件与带有开漏输出的 MCU 搭配使用时,需特别小心。