ZHCSIC5D
June 2018 – March 2026
DLPC3479
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
引脚配置和功能
5
规格
5.1
绝对最大额定值
5.2
ESD 等级
5.3
建议运行条件
5.4
热性能信息
5.5
电源电气特性
5.6
引脚电气特性
5.7
内部上拉和下拉电阻电气特性
5.8
DMD SubLVDS 接口电气特性
5.9
DMD 低速接口电气特性
5.10
系统振荡器时序要求
5.11
电源和复位时序要求
5.12
并行接口帧时序要求
5.13
并行接口一般时序要求
5.14
闪存接口时序要求
5.15
其他时序要求
5.16
DMD SubLVDS 接口开关特性
5.17
DMD 停止开关特性
5.18
芯片组元件使用规格
6
详细说明
6.1
概述
6.2
功能方框图
6.3
特性说明
6.3.1
输入源要求
6.3.1.1
支持的分辨率和帧速率
6.3.1.2
3D 显示
6.3.1.3
并行接口
6.3.1.3.1
PDATA 总线 — 并行接口位映射模式
6.3.2
图形显示
6.3.2.1
外部图形模式
6.3.2.1.1
8 位单色图形
6.3.2.1.2
1 位单色图形
6.3.2.2
内部图形模式
6.3.2.2.1
自由运行模式
6.3.2.2.2
触发模式
6.3.3
器件启动
6.3.4
SPI 闪存
6.3.4.1
SPI 闪存接口
6.3.4.2
SPI 闪存编程
6.3.5
I2C 接口
6.3.6
内容自适应照明控制 (CAIC)
6.3.7
局部亮度增强 (LABB)
6.3.8
3D 眼镜操作
6.3.9
测试点支持
6.3.10
DMD 接口
6.3.10.1
SubLVDS (HS) 接口
6.4
器件功能模式
6.5
编程
7
应用和实施
7.1
应用信息
7.2
典型应用
7.2.1
设计要求
7.2.2
详细设计过程
7.2.3
应用曲线
8
电源相关建议
8.1
PLL 设计注意事项
8.2
系统上电和断电序列
8.3
上电初始化序列
8.4
DMD 快速停止控制 (PARKZ)
8.5
热插拔 I/O 使用
9
布局
9.1
布局指南
9.1.1
PLL 电源布局
9.1.2
基准时钟布局
9.1.2.1
建议的晶体振荡器配置
9.1.3
未使用的引脚
9.1.4
DMD 控制和 SubLVDS 信号
9.1.5
布局变更
9.1.6
残桩
9.1.7
端接
9.1.8
布线过孔
9.1.9
散热注意事项
9.2
布局示例
10
器件和文档支持
10.1
器件支持
10.1.1
第三方产品免责声明
10.1.2
器件命名规则
10.1.2.1
器件标识
10.1.3
视频时序参数定义
10.2
文档支持
10.3
接收文档更新通知
10.4
支持资源
10.5
商标
10.6
静电放电警告
10.7
术语表
11
修订历史记录
12
机械、封装和可订购信息
封装选项
机械数据 (封装 | 引脚)
ZEZ|201
MPBGAK7
散热焊盘机械数据 (封装 | 引脚)
订购信息
zhcsic5d_oa
5.4
热性能信息
热指标
(1)
DLPC3479
单位
ZEZ (NFBGA)
201 引脚
R
θJC
结至外壳热阻
10.1
°C/W
R
θJA
(2)
结至空气热阻
强制气流为 0m/s
28.8
°C/W
强制气流为 1m/s
25.3
°C/W
强制气流为 2m/s
24.4
°C/W
ψ
JT
(3)
结点到封装顶部中心温度的温度变化,单位功率耗散
0.23
°C/W
(1)
有关新旧热指标的更多信息,请参阅
《半导体和 IC 封装热指标》
应用报告
SPRA953
。
(2)
热系数符合 JEDEC 标准 51。R
θJA
是使用 JEDEC 定义的标准测试 PCB 测得的封装热阻。该 JEDEC 测试 PCB 未必代表 DLPC3479 测试 PCB,因此所报告的热阻可能不是实际产品应用中的准确热阻。尽管实际热阻可能不同,但它是在设计阶段估算热性能的最可靠信息。
(3)
示例:(0.5W) × (0.2°C/W) ≈ 1.00°C 温升。